数据转换器论文-单祥茹

数据转换器论文-单祥茹

导读:本文包含了数据转换器论文开题报告文献综述及选题提纲参考文献,主要关键词:数据转换器,高精度,德州仪器,传感器

数据转换器论文文献综述

单祥茹[1](2019)在《小身材大能量,TI四款数据转换器“身手不凡”》一文中研究指出在未来的世界,传感器将无处不在,数据转换器的需求量也会显着增长。5G即将到来,由此将引发两大变革,一是信号频率更高,二是数据速率将比4G提高40倍。要达到更高的数据通信能力,就需要模数转换器/数模转换器拥有更高的性能,同时体积还要尽可能的小。德州仪器最新推出的四种微型高精度数据转换器,每种转换器均具有业界同类产品中的最小尺寸,且性能卓越。(本文来源于《中国电子商情(基础电子)》期刊2019年Z1期)

朱从益[2](2019)在《高速高精度数据转换器关键技术研究》一文中研究指出数据转换器作为连接模拟世界与数字信号处理的桥梁,在信号链中具有举足轻重的作用。特别是高速高精度数据转换器,除了现代通信系统、高端仪器仪表应用之外,还广泛应用于武器装备的研发,例如电子战系统、相控阵雷达。随着集成电路尺寸的缩小,晶体管的本征增益变小,模拟电路的设计越来越困难,但是,数字电路能量效率越来越高。此外,一些参数如晶体管的输出阻抗,随着工艺、温度和偏置电压而变化。为了进一步降低功耗,人们寻求利用数字信号处理解决模拟电路的这些非理想特性。本博士课题正是利用这个设计理念,开发了相应的技术以解决比较器失调、无采样保持放大器流水线ADC中采样时间偏差、大幅度扰动注入、DAC时钟相位校准的挑战。首先,本论文提出了一种低功耗加速比较器结构和比较器失调电压的后台校准方法。低功耗加速比较器中增加了一个额外电流通路,并且在比较完成后关闭此支路。此外,在采样阶段对比较器进行了额外的一次比较。基于这个比较结果,采用无源的积分网络和一个额外的差分对补偿比较器失调电压。本论文在16位150MSPSADC的原型芯片中验证了上述技术。测试结果表明了比较器校准技术的有效性。其次,本论文提出了无采样保持放大器流水线ADC中比较器失调和采样时间偏差的后台校准方法。通过处理比较器阈值点附近的残差,它可以同时检测比较器静态失调和二输入路径采样时间偏差和带宽失配引起的动态失调大小。本论文在行为级模型中验证了此技术,仿真结果表明有效位可以从5.04位提升至11.96位,SFDR也提高了50.7dB。后台校准使得比较器失调电压不再严格受限,降低了比较器设计要求。更重要的是,它可以极大地提升无采保放大器架构流水线ADC的最高输入频率。第叁,本论文提出了一个大幅度扰动信号注入技术。此扰动注入既未损失ADC的动态范围,也未恶化相应放大器的线性度。本论文分析了适合大幅度扰动注入的流水线ADC架构,开发了一个拆分结构的开关电容式数模转换器(DAC),能够实现幅度范围为[-511/1024,511/1024]LSB的扰动信号注入。为了避免放大器输出溢出,本论文开发了一个新型的比较器阈值产生电路,其中嵌入了两个互补的电流舵DAC,可以实现高达6位的比较器扰动注入。此外,注入扰动幅度设计为可调。本论文将扰动注入电路实现在16位150MSPS的ADC中,并且在0.18微米的工艺上流片。测试结果表明最优的扰动注入是幅度最大的9位注入:与无扰动注入的情况相比,在两种不同测试配置下小信号和大信号的SFDR分别至少提高了 15dB和6dB。此外,扰动注入使得噪声谱很干净。最后,本论文提出了一个高速DAC时序校准的方法。在电流舵DAC中,同时满足不同工艺、电压、温度条件下,模拟时钟与数字时钟域输出数据之间的建立保持时间和模拟时钟高频谱纯度的要求,给设计带来了巨大的挑战。针对此挑战,本论文开发了一个检测和校正建立保持时间违反的混合信号系统。本论文设计了一个高能效的,新颖架构的4位全并行模数转换器,它的硬件开销很小。其与鉴相器一块构成了时间数字转换器,用来量化相位差。检测电路和校准电路连同一个13位2.4GHz的DAC在0.18微米的CMOS工艺上实现了流片验证。测试结果表明了上述技术的有效性。这个时序校准电路不仅可以提高数模转换器的成品率,而且可以提升高精度DAC的最高时钟频率。(本文来源于《南京大学》期刊2019-02-01)

王莹[3](2019)在《从ISSCC 2019看电源、模拟、数据转换器、前瞻领域的技术动向》一文中研究指出2018年底,"芯片奥林匹克-IEEE国际固态电路峰会(ISSCC 2019)中国发布会暨最新IC设计技术趋势"在珠海召开。据悉,第66届ISSCC峰会(ISSCC 2019)将于2019年2月17日-21日在美国加州旧金山市举行(http://ISSCC.org/)。大会共录用了193篇论文,来自18个国家的一流大学和研究机构及顶尖集成电路企业参与。由ISSCC国际技术委员会中国区代表余成斌教授(IEEE会士)主持,远东区委员们介绍了大会论文的技术亮点,节选如下。(本文来源于《电子产品世界》期刊2019年01期)

芦潇静[4](2019)在《TI最新数据转换器树立行业新标准》一文中研究指出新技术层出不穷,实实在在地应用到了各个领域,并推动着各行各业飞速发展。无论是工业、通信领域,还是个人电子设备,都需要越来越多的数据转换器来满足市场与日俱增的巨大需求,而且几乎都对数据转换器的尺寸和性能提出了十分苛刻的要求。德州仪器(TI)在数据转换器市场深耕多年,最近又(本文来源于《单片机与嵌入式系统应用》期刊2019年01期)

[5](2018)在《TI最新高精度数据转换器为何能做到业界最小尺寸?》一文中研究指出随着物联网和5G时代的逐步迈进,智能手机、可穿戴设备等消费电子领域、汽车市场甚至工业领域对传感器的需求量正在逐步增加,我们需要更多的传感器来满足市场的变迁。数据转换器作为模拟和数据转换之间的桥梁,也跟随着市场的变迁而不断演进,逐步向更高精度、更高速率和更小尺寸发展。(本文来源于《世界电子元器件》期刊2018年12期)

宋风雷[6](2018)在《基于DSP的eCAN总线与SPI总线之间数据转换器的设计与实现》一文中研究指出CAN总线和SPI总线都是现场总线,被广泛的应用于通信领域。随着通信技术的不断发展,其作用也越来越重要。本次研究课题来源于一款具有丰富外设资源的工控类DSP芯片,其中eCAN模块和SPI模块都是作为独立的外设存在。在两个模块之间进行数据交换时,需要涉及到RAM、中断、CPU等单元。这种通过CPU控制、处理两个模块之间的数据交换的方式,会降低CPU的工作速率。针对这两个模块之间数据传输的复杂性,本论文提出在两个模块之间设计一个总线数据转换模块,用来对两模块之间的数据进行快速传输。该方案不仅提高了 CPU工作的效率,也提高了数据传输的准确性。整个设计采用多级模块化、自顶向下、多层次的设计理念。其中,转换模块是整个设计的核心部分,包括标识符逻辑控制、解码/编码模块、异步FIFO模块和串/并转换模块。对于接收来自eCAN总线的消息,需要对标识符进行匹配过滤操作,通过对控制场中的DLC解码,来对数据场中的数据进行接收并存储;当向eCAN总线发送数据时,通过编码和标识符控制逻辑对数据进行格式转换,使其成为能够被eCAN控制器中接收缓冲区所接收的数据格式。上述设计方案能提高数据传输的灵活性,降低硬件复杂度。本论文采用Verilog HDL硬件描述语言对各个功能模块进行RTL级设计,利用NC-verilog仿真工具对设计模块进行仿真验证。仿真的结果表明:数据可以通过该转换模块在两个总线上进行传输,证明了设计的可行性和正确性。(本文来源于《湖南大学》期刊2018-05-15)

祖俊婕[7](2017)在《高速高精度数据转换器测试验证系统设计与实现》一文中研究指出模数转换器(Analog-to-Digital Converter,ADC)和数模转换器(Digital-to-Analog Converter,DAC)是模拟量与数字量接口的关键器件。通信、信号处理、仪器仪表、雷达等领域的飞速发展使得高速、高分辨率ADC/DAC大量涌现,也进一步扩大了对高速、高效、高性价比的ADC/DAC测试系统的需求。高速、高精度的通用ADC/DAC测试系统的设计实现具有重要意义。本系统目的是设计并实现高速和高分辨率ADC/DAC性能参数测试系统,测试要求最高采样率3.6GS/s,最高分辨率16位。本文首先介绍数据转换器的性能参数以及其评估原理和方法,然后设计数据转换器测试验证系统结构,并分别为ADC和DAC设计不同的测试场景,以应对不同性能参数的测试环境要求。根据GPIB总线系统的工作原理,搭建测试设备集中控制环境,利用GPIB接口连接计算机与测试设备,并使用VISA库函数向仪器发送编程控制命令,取回测量结果,以实现主控计算机平台对整个系统的自动控制。接着,本文确定了将测试系统核心平台进行模块化设计的方案,将高速数据处理平台分为数据处理和通信控制两个模块,分别在FPGA和ARM平台上进行设计,应用FPGA Virtex6搭建数据处理系统,利用ARM S3C6410平台设计通信控制系统,使得高速数据处理平台能够实现百兆工作时钟下的信号采集和数据处理工作。对于不同的ADC/DAC测试对象,只需更换测试子板,而不需更换测试系统的硬件平台,使得系统能够满足可重构性的要求。最后,本文基于Lab Windows/CVI开发环境,使用C语言设计数据转换器测试系统控制软件,并结合系统功能,从用户使用角度出发,设计ADC/DAC测试的人机交互界面,对测试芯片发出控制命令,取回测试数据,计算性能参数并显示。然后以AD9268,ADC12D1800,AD9739,AD9959等商用高速高分辨率数据转换器芯片作为测试案例,从高速、高精度两个方面对系统进行测试验证。测试系统可以满足设计要求,能够为高速高分辨率ADC/DAC测试提供一个良好的平台。(本文来源于《东南大学》期刊2017-04-13)

牛丽岩[8](2016)在《基于XML技术的井场数据转换器的实现与应用》一文中研究指出在录井资料整理过程中,现场原始数据种类多、结构不统一、存储格式也多种多样,为进一步应用带来了不便。针对结构不同、数据类型多样的录井现场数据,要实现规范化管理与应用,需要将数据转换成标准的统一的数据类型,才能存储到录井专业数据库中,本文对此方法的实现进行了归纳总结,供应用人员借鉴。(本文来源于《信息系统工程》期刊2016年09期)

Mary[9](2016)在《我国成功研制30GS/s超高速数据转换器》一文中研究指出超高速模拟数字转换器(ADC)和数字模拟转换器(DAC)是下一代光通信及无线宽带领域的核心芯片,在大数据中心、以太网光互联、短距离互联通信等领域有着广泛应用。美、日等国自上世纪60、70年代起始终占据该领域的技术最高点。微电子所于2006年在刘新宇研究(本文来源于《今日电子》期刊2016年06期)

李英华,原立格[10](2016)在《数据转换器中数字信号处理技术分析》一文中研究指出数据转换器中数字信号处理技术的研究首先要分析数据转换器中应用数字信号处理技术是否符合下一代系统标准,而后说明叁个有关数字增强转换器的例子:时间交替模数转换器、全数字锁相环、预校正功率放大器。协同操作系统是将数据转换器的形式扩展形成,扩展方向是一个包含数字与模拟前后处理单元。分析结果表明,要想获得转换器的最佳整体性能需要采用整体设计方法。(本文来源于《数字技术与应用》期刊2016年06期)

数据转换器论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

数据转换器作为连接模拟世界与数字信号处理的桥梁,在信号链中具有举足轻重的作用。特别是高速高精度数据转换器,除了现代通信系统、高端仪器仪表应用之外,还广泛应用于武器装备的研发,例如电子战系统、相控阵雷达。随着集成电路尺寸的缩小,晶体管的本征增益变小,模拟电路的设计越来越困难,但是,数字电路能量效率越来越高。此外,一些参数如晶体管的输出阻抗,随着工艺、温度和偏置电压而变化。为了进一步降低功耗,人们寻求利用数字信号处理解决模拟电路的这些非理想特性。本博士课题正是利用这个设计理念,开发了相应的技术以解决比较器失调、无采样保持放大器流水线ADC中采样时间偏差、大幅度扰动注入、DAC时钟相位校准的挑战。首先,本论文提出了一种低功耗加速比较器结构和比较器失调电压的后台校准方法。低功耗加速比较器中增加了一个额外电流通路,并且在比较完成后关闭此支路。此外,在采样阶段对比较器进行了额外的一次比较。基于这个比较结果,采用无源的积分网络和一个额外的差分对补偿比较器失调电压。本论文在16位150MSPSADC的原型芯片中验证了上述技术。测试结果表明了比较器校准技术的有效性。其次,本论文提出了无采样保持放大器流水线ADC中比较器失调和采样时间偏差的后台校准方法。通过处理比较器阈值点附近的残差,它可以同时检测比较器静态失调和二输入路径采样时间偏差和带宽失配引起的动态失调大小。本论文在行为级模型中验证了此技术,仿真结果表明有效位可以从5.04位提升至11.96位,SFDR也提高了50.7dB。后台校准使得比较器失调电压不再严格受限,降低了比较器设计要求。更重要的是,它可以极大地提升无采保放大器架构流水线ADC的最高输入频率。第叁,本论文提出了一个大幅度扰动信号注入技术。此扰动注入既未损失ADC的动态范围,也未恶化相应放大器的线性度。本论文分析了适合大幅度扰动注入的流水线ADC架构,开发了一个拆分结构的开关电容式数模转换器(DAC),能够实现幅度范围为[-511/1024,511/1024]LSB的扰动信号注入。为了避免放大器输出溢出,本论文开发了一个新型的比较器阈值产生电路,其中嵌入了两个互补的电流舵DAC,可以实现高达6位的比较器扰动注入。此外,注入扰动幅度设计为可调。本论文将扰动注入电路实现在16位150MSPS的ADC中,并且在0.18微米的工艺上流片。测试结果表明最优的扰动注入是幅度最大的9位注入:与无扰动注入的情况相比,在两种不同测试配置下小信号和大信号的SFDR分别至少提高了 15dB和6dB。此外,扰动注入使得噪声谱很干净。最后,本论文提出了一个高速DAC时序校准的方法。在电流舵DAC中,同时满足不同工艺、电压、温度条件下,模拟时钟与数字时钟域输出数据之间的建立保持时间和模拟时钟高频谱纯度的要求,给设计带来了巨大的挑战。针对此挑战,本论文开发了一个检测和校正建立保持时间违反的混合信号系统。本论文设计了一个高能效的,新颖架构的4位全并行模数转换器,它的硬件开销很小。其与鉴相器一块构成了时间数字转换器,用来量化相位差。检测电路和校准电路连同一个13位2.4GHz的DAC在0.18微米的CMOS工艺上实现了流片验证。测试结果表明了上述技术的有效性。这个时序校准电路不仅可以提高数模转换器的成品率,而且可以提升高精度DAC的最高时钟频率。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

数据转换器论文参考文献

[1].单祥茹.小身材大能量,TI四款数据转换器“身手不凡”[J].中国电子商情(基础电子).2019

[2].朱从益.高速高精度数据转换器关键技术研究[D].南京大学.2019

[3].王莹.从ISSCC2019看电源、模拟、数据转换器、前瞻领域的技术动向[J].电子产品世界.2019

[4].芦潇静.TI最新数据转换器树立行业新标准[J].单片机与嵌入式系统应用.2019

[5]..TI最新高精度数据转换器为何能做到业界最小尺寸?[J].世界电子元器件.2018

[6].宋风雷.基于DSP的eCAN总线与SPI总线之间数据转换器的设计与实现[D].湖南大学.2018

[7].祖俊婕.高速高精度数据转换器测试验证系统设计与实现[D].东南大学.2017

[8].牛丽岩.基于XML技术的井场数据转换器的实现与应用[J].信息系统工程.2016

[9].Mary.我国成功研制30GS/s超高速数据转换器[J].今日电子.2016

[10].李英华,原立格.数据转换器中数字信号处理技术分析[J].数字技术与应用.2016

标签:;  ;  ;  ;  

数据转换器论文-单祥茹
下载Doc文档

猜你喜欢