层次化电路设计论文-王来花

层次化电路设计论文-王来花

导读:本文包含了层次化电路设计论文开题报告文献综述及选题提纲参考文献,主要关键词:Quartus,Ⅱ,数字逻辑,全加器,层次化

层次化电路设计论文文献综述

王来花[1](2018)在《基于Quartus Ⅱ的层次化数字逻辑电路设计方法》一文中研究指出文章以Quartus Ⅱ为软件平台,介绍数字逻辑电路的层次化设计方法,并充分利用Quartus Ⅱ的原理图设计模式以及硬件描述语言VHDL实现对各种数字逻辑电路的功能仿真和时序仿真。使学生逐步掌握现代数字系统设计的实验方法,提高其设计水平和效率,同时进一步提高学生自身的综合素质。(本文来源于《电子技术》期刊2018年11期)

王晓辉[2](2013)在《关于层次化设计方法在数字电路设计中的应用分析》一文中研究指出本文主要叙述了层次化设计方法的原理和特点,重点分析了该设计方法在数字电路设计中的应用,结合16位数字相关器设计的过程,阐述了在数字电路设计中,整个层次设计方法的具体应用过程。(本文来源于《电子技术与软件工程》期刊2013年07期)

李晓鹏[3](2011)在《符号化电路敏感度层次化分析方法及其在模拟电路设计优化中的应用》一文中研究指出本文介绍了一种基于层次化的符号化仿真的敏感度分析方法,包括了对一般元件的敏感度和对MOSFET多参数敏感度的求取,敏感度的求取方法由于BDD的良好数据结构以及较好的设计,方法比较简明,容易实现,在设计优化中,可以为设计者提供一定的参考。本文共分为六章,首先介绍了符号化仿真及敏感度的应用,接着回顾了两种最成功的符号化仿真器GRASS和DDD,描述了基于这两种仿真器实现的一种层次化的符号化仿真方法。在此仿真器的架构下,本文提出了基于层次化符号仿真的敏感度计算方法,实现了包括MOSFET在内的符号化敏感度计算。在第四和第五章,给出了许多测试案例,证明了该方法的准确性和高效性,同时提出了问题以及一些关于符号化敏感度意义的讨论。第六章总结了全文,并给出了研究展望。本文所提出的方法,可以分析比较大规模的模拟电路,而且有比较好的计算效率,为解决模拟电路的自动化设计提供了一种可行的思路。(本文来源于《上海交通大学》期刊2011-11-27)

高丹,刘海涛[4](2008)在《CMOS数字电路低功耗的层次化设计》一文中研究指出随着芯片上可以集成越来越多的管子,电路规模在不断扩大,工作频率在不断提高,这直接导致芯片功耗的迅速增长,无论是从电路可靠性来看,还是从能量受限角度来讲,低功耗都已成为CMOS数字电路设计的重要内容。由于不同设计抽象层次对电路功耗的影响不同,对各有侧重的低功耗设计方法和技术进行了讨论,涉及到工艺,版图,电路,逻辑,结构,算法和系统等不同层次。在实际设计中,根据具体应用环境,综合不同层次全面考虑功耗问题,可以明显降低电路功耗。(本文来源于《微电子学与计算机》期刊2008年01期)

陈琳[5](2007)在《用于大型数字集成电路的层次化设计的研究》一文中研究指出研究层次化设计中如何保证布局布线及时序的收敛性。从层次化设计的流程分析,如何人为地选择并且调整一些布局布线方面的问题从而使得设计更能实现收敛。传统的层次化设计是完全对底层和顶层进行隔离,没有进行全局的考虑,虽然还是有可能达到最后的设计要求,但是会进行更多反复的工作,整个设计的收敛性也会较差。本论文实践了一种新的层次化设计流程,运用了虚拟平板化的方法,这是本文的一个主要贡献,也是主要创新点。文章第二章的第一第二节分析了模块的分割,布局,运用了新的虚拟平板化布局方法,能够更准确地指导后端设计者进行模块分割及布局。这是文章贡献之一。文章的第二章第五节分析了模块端口的产生,运用了虚拟平板化布线产生端口,对后期的布线会避免许多的问题,文中对会产生的问题及这种布线如何解决这些问题进行了分析。这是文章贡献之二。文章的第二章第六节分析了层次化设计中的时钟设计,对比了两种设计方法的优缺点,并且提出的由下而上的时钟设计方法,这种方法如何很好地在虚拟平板化设计中得到应用,会产生什么样地问题,如何解决,文中也做了详细说明。这是文章贡献之叁。在对重点步骤的阐述中,运用实际的数据显示了采用了适合的方法之后得到的实际效果。最后以图文及数据相结合的方式实际举了个层次化设计的例子说明了层次化设计时序收敛的可行性。总而言之,基于虚拟平板的层次化设计是一种新的设计方法,在层次化设计中,在许多关键的步骤中,文中都运用了这种新的方法对比传统的层次化设计,并且,以理论论证为基础,说明了这种方法的优越性。同时,也对在这种方法在各个环节会产生的问题进行了阐述,并且提出了解决方案。这是本文的主要贡献,也对其他后端设计者提供了参考。(本文来源于《上海交通大学》期刊2007-09-01)

符兴昌[6](2006)在《用ISP Synario System实现数字电路的层次化设计》一文中研究指出从顶层到底层(从抽象到具体)的电子系统设计思想,采用ISP Synario System开发环境对一个数字电路进行层次化设计,并通过仿真验证其设计的可靠性。(本文来源于《达县师范高等专科学校学报(自然科学)》期刊2006年05期)

刘昌华,莫培满[7](2004)在《层次化设计方法在数字电路设计中的应用》一文中研究指出叙述了层次化设计方法的特点及其在现代数字电路设计中的应用,并通过16位数字 相关器的设计,介绍了层次化设计方法在数字电路中的具体设计过程。(本文来源于《武汉工业学院学报》期刊2004年04期)

庞秀珍[8](1984)在《用层次化法设计LSI电路的CAD系统》一文中研究指出一、概述 借助计算机辅助设计(CAD)系统进行大规模集成(LSI)电路的设计,可以获得满意效果,采用层次化法设计LSI电路可大大提高设计效率,利用具备层次化法的CAD系统,能够迅速地设计出数万个门的LSI电路。用层次化法设计电路时,可以使用层次描述语言描述各层次一级的设计内容,设计数据可存在数据库内。用于进行设计验证的各种模拟程序或芯片内的布部程序可按照数据库内的设计数据执行、同时,也可将还原上述程序的数据转换成所希望的形式。(本文来源于《计算机工程》期刊1984年01期)

层次化电路设计论文开题报告

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要叙述了层次化设计方法的原理和特点,重点分析了该设计方法在数字电路设计中的应用,结合16位数字相关器设计的过程,阐述了在数字电路设计中,整个层次设计方法的具体应用过程。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

层次化电路设计论文参考文献

[1].王来花.基于QuartusⅡ的层次化数字逻辑电路设计方法[J].电子技术.2018

[2].王晓辉.关于层次化设计方法在数字电路设计中的应用分析[J].电子技术与软件工程.2013

[3].李晓鹏.符号化电路敏感度层次化分析方法及其在模拟电路设计优化中的应用[D].上海交通大学.2011

[4].高丹,刘海涛.CMOS数字电路低功耗的层次化设计[J].微电子学与计算机.2008

[5].陈琳.用于大型数字集成电路的层次化设计的研究[D].上海交通大学.2007

[6].符兴昌.用ISPSynarioSystem实现数字电路的层次化设计[J].达县师范高等专科学校学报(自然科学).2006

[7].刘昌华,莫培满.层次化设计方法在数字电路设计中的应用[J].武汉工业学院学报.2004

[8].庞秀珍.用层次化法设计LSI电路的CAD系统[J].计算机工程.1984

标签:;  ;  ;  ;  ;  

层次化电路设计论文-王来花
下载Doc文档

猜你喜欢