导读:本文包含了高压运放论文开题报告文献综述及选题提纲参考文献,主要关键词:电路板,芯片,运放,关断
高压运放论文文献综述
Brian,Black[1](2013)在《高压运放可改善性能并缩减电路板空间》一文中研究指出即使对于最优秀的模拟设计师来说,高电压放大器电路的设计也是充满挑战的。大多数市售放大器都被限制为使用±15V或更低的电源。随着半导体制造工艺采用精细线几何尺寸,许多新型放大器被限制在更低的电压,比如5V乃至3.6V。然而,对于较高电压电路的需求依旧存在。虽然可以使用分(本文来源于《中国集成电路》期刊2013年07期)
马洪威[2](2010)在《高压摆率运放的研究与设计》一文中研究指出在ADC这样的数据转换系统中,采样/保持电路用于处理从前置抗混迭滤波器输出的信号。具有高压摆率的运放可用作构成采样/保持电路的比较器(或称一位模数转换器)。采用高压摆率运放是实现高速ADC的办法之一,用作比较器的运放的压摆率直接影响采样/保持电路的采样时间,进而影响ADC的数据转换时间。设计工具主要有:Cadence Virtuoso Schematic、Cadence Analog Design Environment、Cadence Layout Editor等,采用0.35μmBiCMOS模数混合信号工艺模型仿真,并以3.3V单电源供电。整个电路由高压摆率主运放、增益提升运放、共模反馈电路、宽幅镜像电流源电压偏置电路、基准电流源接入电路有机组合而成。由于采用3.3V电源供电排除了使用源端交叉耦合运放结构的可能,故文章采用一种“高压摆率输入级+镜像电流源运放”的结构来提高压摆率。高压摆率输入级能突破尾电流对负载电容充电的限制,但最终将受限于其中一个输入管的工作状态从饱和区过渡到线性区。镜像电流源运放结构则进一步将对负载的充电电流放大,但其镜像比例不能过大,否则会使输出电压摆幅降低到难以接受的地步。由于采用单级结构提高运放速度,造成运放增益较低。为解决此问题,设计中还引入了增益提升结构,使之能兼顾高压摆率和高增益这两个指标。该运放的压摆率最终达到1000 V/μs以上,开环增益在110dB以上,单位增益带宽超过500MHz,相位裕度为68°,具有较好的频率特性及稳定度。所设计的运放克服了尾电流对压摆率的限制,压摆率、单位增益带宽、相位裕度、开环增益等主要技术指标达到设计要求,但电路结构较为复杂,功耗也偏大,还有待进一步改进。(本文来源于《西南交通大学》期刊2010-05-24)
[3](2007)在《新工艺运放面向高压工业应用》一文中研究指出高电压工业环境对高精度运算放大器的性能要求苛刻,德州仪器(TI)为此推出OPA211和OPA82两款放大器。它们与业界同类36V放大器相比,均实现了超低噪(本文来源于《电子设计技术》期刊2007年01期)
李贺[4](2006)在《普通运放和MOS管搭建高压源 精确测量击穿电压和漏电流》一文中研究指出在中小功率半导体器件的参数测试中,不乏一些高压的器件,如何准确稳定地测出这类器件的击穿电压和漏电流是此类仪器最关键的问题之一。解决办法之一是要有个精度高且可程控的电压源作为测试基准源,而市场上输出电压达千伏级的运放器价格昂贵,且购买困难。本文通过普通运算放大器和MOS管构成可程控0~1000V高压运算放大器,并介绍其电路在半导体综合参数测试仪中的应用。(本文来源于《电子测试》期刊2006年12期)
熊光宇[5](1998)在《高压大功率运放PA44及其在铃流发生器中的应用》一文中研究指出铃流发生器是通信电源中的重要组成部分,它可以将直流电变为20Hz或25Hz交流电,作为通信设备的振铃信号。采用高压大功率运放PA44和正弦波发生器构成的铃流发生器电路简单、可靠性高,有一定的实用价值。本文详细介绍了高压大功率运放PA44的内部结构、引脚功能和基本工作原理,还介绍了由函数发生器ICL8038与PA44组成的铃流发生器实际电路。(本文来源于《国外电子元器件》期刊1998年09期)
王全兴[6](1993)在《采用单电源运放的行波管高压稳压电源》一文中研究指出本文提出的由恒压变压器预稳并采用单电源运放零伏可调式串接稳压电路,它可以作为中小功率行波管高压稳压电源的一种通用电路,具有电路简单、稳定度高、纹波小、可调范围宽、印制板通用性强、便于生产调试等特点。本文给出了电路工作原理与一般设计原则,最后还给出了400W行波管电源的实例电路及其主要指标。(本文来源于《无线电通信技术》期刊1993年02期)
林忠刚[7](1983)在《通用型集成运放实现高压输出》一文中研究指出一般通用型集成运算放大器的工作电源均在±15伏以内,因此其最大输出幅度不会超过±13伏,这对于某些应用场合是不够的。虽然目前国外已出现专用高压集成运算放大器,但因其产量不大、价格昂贵、性能无法与一般通用型运放相比拟,应用受到了一定的限制。显然,以通用型集成运算放大器为基础加接部分元件以扩大输出电压的幅度是实现高压输出的一条重要途径。(本文来源于《电子技术》期刊1983年12期)
高压运放论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
在ADC这样的数据转换系统中,采样/保持电路用于处理从前置抗混迭滤波器输出的信号。具有高压摆率的运放可用作构成采样/保持电路的比较器(或称一位模数转换器)。采用高压摆率运放是实现高速ADC的办法之一,用作比较器的运放的压摆率直接影响采样/保持电路的采样时间,进而影响ADC的数据转换时间。设计工具主要有:Cadence Virtuoso Schematic、Cadence Analog Design Environment、Cadence Layout Editor等,采用0.35μmBiCMOS模数混合信号工艺模型仿真,并以3.3V单电源供电。整个电路由高压摆率主运放、增益提升运放、共模反馈电路、宽幅镜像电流源电压偏置电路、基准电流源接入电路有机组合而成。由于采用3.3V电源供电排除了使用源端交叉耦合运放结构的可能,故文章采用一种“高压摆率输入级+镜像电流源运放”的结构来提高压摆率。高压摆率输入级能突破尾电流对负载电容充电的限制,但最终将受限于其中一个输入管的工作状态从饱和区过渡到线性区。镜像电流源运放结构则进一步将对负载的充电电流放大,但其镜像比例不能过大,否则会使输出电压摆幅降低到难以接受的地步。由于采用单级结构提高运放速度,造成运放增益较低。为解决此问题,设计中还引入了增益提升结构,使之能兼顾高压摆率和高增益这两个指标。该运放的压摆率最终达到1000 V/μs以上,开环增益在110dB以上,单位增益带宽超过500MHz,相位裕度为68°,具有较好的频率特性及稳定度。所设计的运放克服了尾电流对压摆率的限制,压摆率、单位增益带宽、相位裕度、开环增益等主要技术指标达到设计要求,但电路结构较为复杂,功耗也偏大,还有待进一步改进。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
高压运放论文参考文献
[1].Brian,Black.高压运放可改善性能并缩减电路板空间[J].中国集成电路.2013
[2].马洪威.高压摆率运放的研究与设计[D].西南交通大学.2010
[3]..新工艺运放面向高压工业应用[J].电子设计技术.2007
[4].李贺.普通运放和MOS管搭建高压源精确测量击穿电压和漏电流[J].电子测试.2006
[5].熊光宇.高压大功率运放PA44及其在铃流发生器中的应用[J].国外电子元器件.1998
[6].王全兴.采用单电源运放的行波管高压稳压电源[J].无线电通信技术.1993
[7].林忠刚.通用型集成运放实现高压输出[J].电子技术.1983