李欣:基于国产FPGA的数字化时统系统设计论文

李欣:基于国产FPGA的数字化时统系统设计论文

本文主要研究内容

作者李欣(2019)在《基于国产FPGA的数字化时统系统设计》一文中研究指出:本文主要论述基于国产FPGA和铷原子钟的数字化的时统设备的设计,介绍了设计方案与原理。该设备具备通过1PPS/TOD方式接受外部时间授时信号,并通过1PPS/TOD方式对外部设备进行授时,分发精度优于100ns。引言:时间是物理学的一个基本单位,是电子设备系统运行的一个重要指标。对整个电子系统而言,整个系统的时间统一性和精确性尤为重要。时统设备具备接收外部时钟源,如卫导时间信号或其它设备时间信号的功能,并能通过本地频率源对系统中其它设备输出高度同步的时间

Abstract

ben wen zhu yao lun shu ji yu guo chan FPGAhe ru yuan zi zhong de shu zi hua de shi tong she bei de she ji ,jie shao le she ji fang an yu yuan li 。gai she bei ju bei tong guo 1PPS/TODfang shi jie shou wai bu shi jian shou shi xin hao ,bing tong guo 1PPS/TODfang shi dui wai bu she bei jin hang shou shi ,fen fa jing du you yu 100ns。yin yan :shi jian shi wu li xue de yi ge ji ben chan wei ,shi dian zi she bei ji tong yun hang de yi ge chong yao zhi biao 。dui zheng ge dian zi ji tong er yan ,zheng ge ji tong de shi jian tong yi xing he jing que xing you wei chong yao 。shi tong she bei ju bei jie shou wai bu shi zhong yuan ,ru wei dao shi jian xin hao huo ji ta she bei shi jian xin hao de gong neng ,bing neng tong guo ben de pin lv yuan dui ji tong zhong ji ta she bei shu chu gao du tong bu de shi jian

论文参考文献

  • [1].基于FPGA的B码设计[J]. 卢韦明.  今日电子.2012(10)
  • [2].基于FPGA的IRIG-B码解码器的实现[J]. 吴卫,陈建军,宋虎.  雷达与对抗.2009(03)
  • [3].IRIG-B直流时码计时器电路的设计与实现[J]. 何嘉文,田泽,吴晓成.  计算机技术与发展.2014(03)
  • [4].CPLD技术及其在现代时统中的应用[J]. 杨蕾,胡永辉.  时间频率学报.2003(01)
  • [5].基于CPLD的IRIG-B码解码器设计与实现[J]. 刘明波,侯孝民.  国外电子测量技术.2008(05)
  • [6].短波接收机的电磁兼容结构设计[J]. 田小平,刘和平,刘锋,何海英.  飞行器测控学报.2013(05)
  • [7].基于FPGA的VPX时间统一系统设计[J]. 王振,李建宏,张大松,王肖楠,黄毅龙.  电子技术应用.2018(01)
  • [8].基于FPGA的IRIG-B(DC)码编码与解码器设计[J]. 郝帅,洪海丽,任宇飞.  国外电子测量技术.2012(08)
  • [9].FPGA在IRIG-B码源设计中的应用[J]. 王智平,佟刚,曹永刚,潘轶群.  微计算机信息.2009(35)
  • [10].北京大学研制成铷原子钟——三千年误差不到一秒[J].   物理通报.1996(07)
  • 论文详细介绍

    论文作者分别是来自电子世界的李欣,发表于刊物电子世界2019年09期论文,是一篇关于,电子世界2019年09期论文的文章。本文可供学术参考使用,各位学者可以免费参考阅读下载,文章观点不代表本站观点,资料来自电子世界2019年09期论文网站,若本站收录的文献无意侵犯了您的著作版权,请联系我们删除。

    标签:;  

    李欣:基于国产FPGA的数字化时统系统设计论文
    下载Doc文档

    猜你喜欢