导读:本文包含了伪随机序列发生器论文开题报告文献综述及选题提纲参考文献,主要关键词:云模型,广义叁阶Fibonacci,混沌系统,伪随机序列发生器
伪随机序列发生器论文文献综述
魏连锁,胡现成,郭媛,陈炜,马志升[1](2019)在《基于云模型与Fibonacci的混沌伪随机序列发生器设计》一文中研究指出结合云模型在精确数值间的随机性和模糊性,以及叁阶Fibonacci序列产生速度快、可控参数多的特点,提出了一种将云模型与广义叁阶Fibonacci相结合的混沌系统伪随机序列发生器。利用量子Logistic混沌系统产生的混沌序列作为广义叁阶Fibonacci函数模型的参数,实现参数的动态随机更替;将云发生器产生的云滴群作为广义叁阶Fibonacci函数的变量,再由广义叁阶Fibonacci函数与Logistic映射级联耦合得到广义叁阶Fibonacci混沌系统模型,基于此模型设计了一种伪随机序列发生器。实验分析表明,该发生器能快速并行产生混沌伪随机序列,具有结构简单、伪随机性强、分布均匀、相关性小等特征,并且每次产生的混沌伪随机序列都具有独立随机性,无法找到周期规律,从而克服了混沌伪随机序列发生器设计中存在的根本性缺陷。(本文来源于《实验室研究与探索》期刊2019年08期)
胡玉庆[2](2018)在《基于超混沌的伪随机序列发生器的FPGA实现》一文中研究指出近年来,信息安全问题日益凸显,人们越来越多地开始关注个人信息的安全。伪随机序列在信息加密科学技术领域有着广泛的应用,因此设计性能优良的伪随机序列发生器成为研究的热点。混沌系统由于对初始条件的敏感依赖性而能产生数量众多、非相关、类随机而又确定可再生的混沌序列,在伪随机序列发生器设计领域有着很好的前景。本毕业论文以Qi超混沌系统为研究对象,首先以DSP-Builder和硬件描述语言两种方式在FPGA硬件平台实现了该超混沌系统。并对比和总结了这两种设计方式的优缺点,从而为以后的设计提供一定的参考。基于Qi超混沌系统设计了一个单精度浮点数伪随机数发生器。采用自顶向下的设计方法,规划了伪随机数发生器的整体结构和各个功能模块,并采用VerilogHDL进行了模块化设计。采用分时复用的思想,通过模块复用以速度换面积来节省系统资源占用,并且利用高维混沌及计算机浮点数格式的特点,通过比特位抽取的方法来有效地提高伪随机序列生成速率。最后的实验结果验证了设计的正确性,仿真结果表明本设计占用资源少,仅占5007个逻辑单元;伪随机序列生成速率最高可为23.8Mbps。根据美国国家标准与技术局(NIST)提供的伪随机序列测试标准,对FPGA产生的伪随机序列进行了性能测试。测试结果表明,产生的伪随机序列能够通过全部测试项,表现出很好的随机特性,为超混沌在信息安全领域中的应用提供了技术条件。(本文来源于《天津工业大学》期刊2018-01-20)
胡辉辉,刘建东,商凯,张啸[3](2017)在《基于时空混沌的伪随机序列发生器设计与分析》一文中研究指出提出了一种基于耦合帐篷映像格子模型的改进型时空混沌模型,基于此模型设计了一种快速产生多维混沌伪随机序列的伪随机序列发生器。改进的耦合帐篷映像格子模型继承了耦合帐篷映像格子系统在空间上的并行迭代特征和时间上的耦合扩散机理,格点间采用猫映射作为耦合方式,使不同序列之间的互信息趋近于零。基于此模型设计的伪随机序列发生器能快速并行产生多维混沌伪随机序列,多维序列具有均匀分布及相互独立两个特征,从而克服了混沌伪随机序列发生器设计中存在的根本性缺陷。(本文来源于《计算机工程与应用》期刊2017年24期)
王婷[4](2016)在《用于MWC欠采样系统的伪随机序列发生器研制》一文中研究指出调制宽带转换器(Modulated Wideband Converter,MWC)是基于压缩感知理论的一种欠奈奎斯特采样方法,该方法在硬件实现过程中需要混频信号,且要求混频信号的跳变频率至少为待测信号的奈奎斯特频率。当待测信号的频率上升到GHz级别时,混频信号发生器的设计成为MWC系统的实现难点。实际中常常采用伪随机序列作为混频信号,因此,本文围绕MWC系统中的伪随机序列发生器(Pseudo-Random Sequence Generator,PRSG)展开研究,主要研究内容如下:1、研究MWC系统原理及PRSG总体方案。对压缩感知理论和MWC理论进行阐述,从频域角度分析混频信号在MWC系统中的重要性,并指出其硬件实现过程中的困难。紧接着根据MWC系统的需求指标,提出PRSG的设计指标,并制定了PRSG的总体实现方案。该发生器基于FPGA利用高速时钟电路和并串转换电路设计而成。2、设计PRSG硬件实验平台。PRSG在硬件结构上包含四个相同的通道,且主要由以下几个部分组成:FPGA控制模块、并串转换模块、高速时钟模块、电源模块以及RS232通讯模块。PRSG的硬件设计过程分叁个步骤进行:原理图设计、PCB设计以及固件设计,各个步骤前后呼应,相辅相成。3、信号完整性的设计和仿真。本课题要求PRSG板级信号传输速率达到2Gbps,属于高速信号设计范畴,该频段信号在传输时会遇到反射、串扰等信号完整性问题,为避免上述问题对高速信号进行了信号完整性仿真。4、利用PRSG进行硬件实验。对设计的伪随机序列发生器进行调试和分析,结果表明,该PRSG生成的伪随机序列波形和仿真结果相吻合,且跳变速率可达2Gbps,频率间隔相等,各通道间相互同步,满足调制宽带转换器系统的要求。(本文来源于《哈尔滨工业大学》期刊2016-07-01)
马英杰,于航如[5](2015)在《Tent混沌伪随机序列发生器设计与实现》一文中研究指出混沌理论作为非线性科学是近年来发展最快的分支,具有非周期、连续宽频带、类噪声和长期不可预测等特点。Tent映射具有迭代方程简单,易于实现,数量众多,相关性能良好等特点。本文设计了Tent映射的二值量化序列算法,将Tent实值序列转化为二进制序列,生成了Tent伪随机序列。使用可视化仿真工具Simulink对该序列发生器进行了数值仿真,证明了方案的正确性和可行性。(本文来源于《北京电子科技学院学报》期刊2015年04期)
王兵[6](2015)在《基于FPGA的多路伪随机序列发生器的设计与实现》一文中研究指出传统伪随机序列构成优选对的数目较少,在码分多址系统中的应用受到限制。利用GW48实验平台和QuartusⅡ软件,采用有限域法寻找m序列优选对,以及采用自顶向下的设计方法,设计了一种基于FPGA的多路伪随机序列发生器,即G0LD序列发生器。实验测试结果表明该GOLD序列发生器具有良好的自相关性和互相关性,可广泛应用于通信、密码学、雷达、流媒体处理等领域。(本文来源于《广东通信技术》期刊2015年06期)
孙克辉,叶正伟,贺少波[7](2014)在《混沌伪随机序列发生器的FPGA设计与实现》一文中研究指出基于简化Lorenz系统,提出混沌伪随机序列发生器的一种设计方法。根据IEEE-754浮点运算标准,按照模块化设计理念,设计混沌方程所需的浮点运算模块,并在FPGA(Field Programmable Gate Array)上实现了简化Lorenz混沌系统。设计混沌伪随机序列量化算法,对生成的混沌伪随机序列进行复杂度分析。分析结果表明,量化算法显着提高了序列复杂度。使用NIST标准进行伪随机序列性能测试,测试结果表明,序列具有良好的随机特性,可直接用于实际加密应用。为连续混沌系统FPGA实现和混沌伪随机序列在信息安全中的应用奠定了基础。(本文来源于《计算机应用与软件》期刊2014年12期)
冷建伟,申迎风[8](2014)在《基于VHDL全状态伪随机序列发生器的设计》一文中研究指出针对全状态伪随机序列发生器设计过程中如何选择反馈函数的难题,在对m序列发生器研究的基础上,通过推导设计得到全状态序列信号长度为M=2n的发生器的反馈函数;并给出n=4时全状态伪随机序列发生器VHDL程序在QuartusⅡ软件平台上的仿真结果,以及为验证此全状态伪随机序列发生器反馈函数的通用性而给出n=5和n=6时,全状态序列发生信号仿真结果和序列;并根据伪随机序列的性质,即平衡性、游程特性,分别对它们的仿真结果进行分析。(本文来源于《电源技术》期刊2014年04期)
赵怡,余稀[9](2013)在《一种新型基于FPGA的伪随机序列发生器设计》一文中研究指出本文提出了一种具有可调特性的伪随机序列发生器,并使用硬件描述语言Verilog HDL和QuartusⅡ8.0进行描述和仿真电路。结果表明,该设计在线性反馈移位寄存器基础上,产生的随机序列具有3~16任意级数可调和反馈系数可控的特点。该设计与其他常见设计相比,具有灵活性好优点,可以广泛用于通信、信息安全等领域。(本文来源于《电子技术与软件工程》期刊2013年18期)
韩春,蔡俊[10](2013)在《基于FPGA的高速伪随机序列发生器设计》一文中研究指出随着现代通信系统处理的最大数据速率的不断提高,需要高速的伪随机测试信号发生器。通过对m序列生成原理的研究,提出了一种基于FPGA的高速伪随机序列产生的方法。该方法基于m序列的采样定理和移位相加性,并行产生多组初始相位不同的m序列,最后通过模2加法器获得高速的m序列。从m序列的基本原理出发,给出了实现该高速m序列发生器的硬件设计,并用ModelSim软件对其进行仿真。实验结果表明,使用该方法实现的伪随机序列发生器,结构简单、速度快。(本文来源于《电子测量技术》期刊2013年07期)
伪随机序列发生器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
近年来,信息安全问题日益凸显,人们越来越多地开始关注个人信息的安全。伪随机序列在信息加密科学技术领域有着广泛的应用,因此设计性能优良的伪随机序列发生器成为研究的热点。混沌系统由于对初始条件的敏感依赖性而能产生数量众多、非相关、类随机而又确定可再生的混沌序列,在伪随机序列发生器设计领域有着很好的前景。本毕业论文以Qi超混沌系统为研究对象,首先以DSP-Builder和硬件描述语言两种方式在FPGA硬件平台实现了该超混沌系统。并对比和总结了这两种设计方式的优缺点,从而为以后的设计提供一定的参考。基于Qi超混沌系统设计了一个单精度浮点数伪随机数发生器。采用自顶向下的设计方法,规划了伪随机数发生器的整体结构和各个功能模块,并采用VerilogHDL进行了模块化设计。采用分时复用的思想,通过模块复用以速度换面积来节省系统资源占用,并且利用高维混沌及计算机浮点数格式的特点,通过比特位抽取的方法来有效地提高伪随机序列生成速率。最后的实验结果验证了设计的正确性,仿真结果表明本设计占用资源少,仅占5007个逻辑单元;伪随机序列生成速率最高可为23.8Mbps。根据美国国家标准与技术局(NIST)提供的伪随机序列测试标准,对FPGA产生的伪随机序列进行了性能测试。测试结果表明,产生的伪随机序列能够通过全部测试项,表现出很好的随机特性,为超混沌在信息安全领域中的应用提供了技术条件。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
伪随机序列发生器论文参考文献
[1].魏连锁,胡现成,郭媛,陈炜,马志升.基于云模型与Fibonacci的混沌伪随机序列发生器设计[J].实验室研究与探索.2019
[2].胡玉庆.基于超混沌的伪随机序列发生器的FPGA实现[D].天津工业大学.2018
[3].胡辉辉,刘建东,商凯,张啸.基于时空混沌的伪随机序列发生器设计与分析[J].计算机工程与应用.2017
[4].王婷.用于MWC欠采样系统的伪随机序列发生器研制[D].哈尔滨工业大学.2016
[5].马英杰,于航如.Tent混沌伪随机序列发生器设计与实现[J].北京电子科技学院学报.2015
[6].王兵.基于FPGA的多路伪随机序列发生器的设计与实现[J].广东通信技术.2015
[7].孙克辉,叶正伟,贺少波.混沌伪随机序列发生器的FPGA设计与实现[J].计算机应用与软件.2014
[8].冷建伟,申迎风.基于VHDL全状态伪随机序列发生器的设计[J].电源技术.2014
[9].赵怡,余稀.一种新型基于FPGA的伪随机序列发生器设计[J].电子技术与软件工程.2013
[10].韩春,蔡俊.基于FPGA的高速伪随机序列发生器设计[J].电子测量技术.2013
标签:云模型; 广义叁阶Fibonacci; 混沌系统; 伪随机序列发生器;