导读:本文包含了可配置乘法器论文开题报告文献综述及选题提纲参考文献,主要关键词:微电子学与固体电子学,FDCT,IDCT,常系数乘法器
可配置乘法器论文文献综述
徐江涛,常晔[1](2011)在《基于改进常系数乘法器的可配置2D FDCT/IDCT实现》一文中研究指出设计了一种基于改进常系数乘法器的可配置2D FDCT/IDCT电路结构。通过改变系数的表示方法和共用部分积节省了加法器和寄存器;通过将1D FDCT/IDCT W.H.Chen算法中并行的乘法计算转化为分时串行计算,1D FDCT和1D IDCT分别减少了15个和9个乘法器;通过FDCT与IDCT共用常系数乘法器、控制单元及转置RAM,进一步减少了硬件开销。本设计在Altera公司Cyclone EP1C12Q240C8型FPGA芯片上对该设计进行了验证,最高工作频率达149.25 MHz,与采用相同算法未进行上述改进的2D FDCT和2D IDCT结构相比,硬件开销节约了34%。(本文来源于《中国科技论文在线》期刊2011年07期)
孙振玮[2](2011)在《基于优化Booth算法实现的可配置18位乘法器硬核设计与验证》一文中研究指出乘法器是高性能微控制器、数字信号处理器非常重要的运算部件。时至今日,高性能乘法器除了用于数学运算外,还在加密、图像、语音等信号处理领域扮演着非常重要的角色。乘法器性能的优劣直接影响着系统的速度,甚至决定了芯片的工作主频。因此,设计并优化乘法器的结构将大大提高整个系统的速度、面积和功耗等性能指标,一直是国内外研究的热点之一。本文对乘法器的理论进行了较为深入的研究,在此基础上实现了一个用于一款FPGA中的18位可配置并行乘法器硬核。算法方面本设计通过比较分析采用了性能较好,复杂度较小的优化Booth算法实现本乘法器,逻辑多采用CPL电路来实现具体电路。文中对于优化Booth算法的电路实现提出了一种精巧的结构,降低了电路和版图实现的复杂度。压缩电路采用3:2压缩,结构中对于补码减运算的加一修正提出了一种统一的解决方案,减小了设计的难度,最终积输出模块选取进位旁路加法器结构。设计完成后对乘法器进行了仿真验证,验证表明达到了设计目标。(本文来源于《西安电子科技大学》期刊2011-01-01)
李云,张盛兵[3](2007)在《32位RISC处理器中可配置乘法器的设计》一文中研究指出"ENOD"是某公司2006年设计的一款32位嵌入式RISC微处理器。其中的硬件乘法器位于设计的关键时序路径上,为优化乘法器的时序和提高其灵活性,采用Radix4-Booth算法,设计了单周期、流水线和多周期3种乘法器结构,在Modelsim中进行了功能仿真和时序仿真。采用中芯国际0.18μm的标准单元库将它们分别在DC中综合后,从功能、面积、速度等方面对这3种乘法器结构做了定量分析,指出了它们各自的优缺点及应用场合。在"ENOD"的应用中,根据具体的应用通过设置参数选择最合适的乘法器结构,灵活性好,性能/面积比高。(本文来源于《微电子学与计算机》期刊2007年08期)
卫学陶,戴紫彬,陈韬[4](2007)在《GF(2~m)域上通用可配置乘法器的设计与实现》一文中研究指出提出了一种应用于椭圆曲线密码体制中的有限域乘法器结构,基于已有的digit-serial结构乘法器,利用局部并行的bit-parallel结构,有效地省去了模约简电路,使得乘法器适用于任意不可约多项式;通过使用数据接口控制输入数据的格式并内嵌大尺寸乘法器,可以配置有限域乘法器的结构,用以实现基于多项式基的有限域乘法运算。该结构可以有效满足椭圆曲线密码体制的不同安全需求。(本文来源于《计算机工程与应用》期刊2007年12期)
王飞,来金梅,章倩苓,任俊彦[5](2004)在《可配置GF(2~m)域Digit-Serial乘法器》一文中研究指出本文针对椭圆加密算法的应用,基于已有的GF(2m)域Digit-Serial不可配置乘法器,通过控制输入数据格式、内镶GF(2m)域Digit-Serial不可配置乘法器,得到了一个在硬件上可配置的快速乘法器。运用本文的思想实现了可计算域值为150~256的GF(2m)域Digit-Serial的乘法器,用此乘法器计算域值为163的乘法,仿真结果同域值为163的不可配置并行乘法器的一致。本文最后还给出了几种可配置乘法器结构的性能比较,结果表明在硬件上可配置的GF(2m)域乘法器解决方案中,本文提出的结构克服了并行可配置乘法器在大域值应用中关键路径延迟太长、硬件开销太大,串行可配置乘法器实现速度太慢的弊病。需要说明的是,本文的实现方法可以内镶各种不同的GF(2m)域Digit-Serial不可配置乘法器以满足实际应用的需要。(本文来源于《微电子学与计算机》期刊2004年01期)
可配置乘法器论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
乘法器是高性能微控制器、数字信号处理器非常重要的运算部件。时至今日,高性能乘法器除了用于数学运算外,还在加密、图像、语音等信号处理领域扮演着非常重要的角色。乘法器性能的优劣直接影响着系统的速度,甚至决定了芯片的工作主频。因此,设计并优化乘法器的结构将大大提高整个系统的速度、面积和功耗等性能指标,一直是国内外研究的热点之一。本文对乘法器的理论进行了较为深入的研究,在此基础上实现了一个用于一款FPGA中的18位可配置并行乘法器硬核。算法方面本设计通过比较分析采用了性能较好,复杂度较小的优化Booth算法实现本乘法器,逻辑多采用CPL电路来实现具体电路。文中对于优化Booth算法的电路实现提出了一种精巧的结构,降低了电路和版图实现的复杂度。压缩电路采用3:2压缩,结构中对于补码减运算的加一修正提出了一种统一的解决方案,减小了设计的难度,最终积输出模块选取进位旁路加法器结构。设计完成后对乘法器进行了仿真验证,验证表明达到了设计目标。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
可配置乘法器论文参考文献
[1].徐江涛,常晔.基于改进常系数乘法器的可配置2DFDCT/IDCT实现[J].中国科技论文在线.2011
[2].孙振玮.基于优化Booth算法实现的可配置18位乘法器硬核设计与验证[D].西安电子科技大学.2011
[3].李云,张盛兵.32位RISC处理器中可配置乘法器的设计[J].微电子学与计算机.2007
[4].卫学陶,戴紫彬,陈韬.GF(2~m)域上通用可配置乘法器的设计与实现[J].计算机工程与应用.2007
[5].王飞,来金梅,章倩苓,任俊彦.可配置GF(2~m)域Digit-Serial乘法器[J].微电子学与计算机.2004
标签:微电子学与固体电子学; FDCT; IDCT; 常系数乘法器;