超深亚微米LDD MOSFET器件模型及热载流子可靠性研究

超深亚微米LDD MOSFET器件模型及热载流子可靠性研究

论文题目: 超深亚微米LDD MOSFET器件模型及热载流子可靠性研究

论文类型: 博士论文

论文专业: 微电子学与固体电子学

作者: 于春利

导师: 郝跃

关键词: 热载流子效应,超深亚微米,模型,衬底电流,参数提取,应力,退化

文献来源: 西安电子科技大学

发表年度: 2005

论文摘要: 轻掺杂漏(LDD)工艺已经成为亚微米、超深亚微米MOS器件能够有效地抑止热载流子(HC)效应的标准工艺之一,但它同时也带来了在小尺寸器件模型和热载流子退化机理方面与常规结构器件的差异。本文针对超深亚微米漏工程器件的模型及可靠性的研究,建立了适用于超深亚微米LDD NMOSFET器件的Ⅰ-Ⅴ简捷模型并改善了衬底电流模型的描述。对实验数据的参数提取方法也进行了修正,使提取出的参数更符合实际情况。对热载流子的特殊退化机理从实验和理论两方面进行了详细研究,证实了超深亚微米LDD NMOSFET器件的两阶段退化机理。对低工作电压下的碰撞电离机理进行了较深入的分析,并且验证了在0.18微米CMOS工艺中EES效应和晶格温度升高带来的碰撞电离热助效应的存在,提出了在低电压下器件最坏热载流子应力条件转换的微观机理,并阐述了它们与器件热载流子寿命的关系。主要研究结果如下: 首先通过分析总结典型的短沟MOS器件模型的建模原理和适用范围,建立了适用于深亚微米、超深亚微米LDD NMOSFET的简捷器件模型(Compact model)。模型采用了双曲正切函数的经验描述方法,包括了对反型状态和亚阈状态的描述,结合短沟器件载流子速度饱和理论,充分考虑了各种短沟效应的影响因素。广泛采用理论分析和实验数据相结合的方法,对器件的阈值电压、输出特性、跨导特性、衬底电流等进行了解析分析,使模型的计算简便,且保证一定的精度。 重点分析了衬底电流的机理,在Ⅰ-Ⅴ特性模型的基础上建立了适用于LDD NMOSFET的短沟衬底电流半经验—半解析模型,其中对特征长度l这一非常重要的参数做了改进描述,使之更适合分析薄栅深亚微米器件的衬底电流特性,该模型被用于从亚微米到超深亚微米的LDD NMOSFET的性能描述,得到了与实验数据相一致的模拟结果。 设计并采用0.18微米CMOS工艺制造了LDD NMOSFET器件样品,对传统的参数提取方法进行了改进,提取出了与栅偏压和器件尺寸相关的参数,如阈值电压、源漏串联电阻、有效迁移率、有效沟道长度等等,这些参数的变化规律符合LDD器件的特殊工作机理,并应用到已经建立的器件模型中进行了验证分析,结果显示器件的输出电流特性、跨导特性、转移特性和衬底电流特性等的模拟与测试数据达到了很好的一致性,证明了参数的精确提取对器件建模的重要作用。 通过对自主设计的0.18微米CMOS器件工艺的LDD NMOSFET管芯进行的大量不同的HC应力测试,根据其阈值电压的漂移特点和线性漏电流的退化特性以及饱和趋势,证明了此阶段大多数界面损伤发生在质量较差的侧墙中,随后有更多的负电荷累积在栅—漏重叠区(亚扩散区)及沟道区,进一步证实了热载流子两阶博十论文:超深亚微米LDD MOSFET器件模型及热载流子可靠性研究段退化理论模型。得到具有氧化物侧墙的LDD NMOSFET器件所呈现的两个不同退化阶段的不同机理:第一阶段,侧墙下LDD区漏串联电阻的增加;第二阶段,主要是沟道中迁移率的减小。提出可靠性评估标准。 通过实验的方法验证了超深亚微米LDD NMOSFET的最坏热载流子应力条件的转变,分析了沟道长度、漏电压和温度在决定最坏热载流子应力条件中的作用。研究表明,最坏热载流子应力条件,是器件沟道长度、漏电压以及温度的函数。随着超深亚微米NMOSFET器件尺寸的缩小和电源电压的降低,EES效应和自热效应这样的能量获得机制,对其HC退化的影响越来越大,是出现非幸运电子模型效应的根本原因。 对影响最坏热载流子应力条件的因素进行了深入分析,得出沟长的减小和温度的降低均会促使最坏热载流子的栅压应力条件转变。最坏栅压应力条件从IsuB,MAx(D AHC)转变为Vds=Vgs(C HC),使加速热载流子应力下的器件寿命预测理论需要重新修正。对于某些沟长的器件,栅压应力IsuB,DAHC和Vds二Vgs(C HC)下的器件寿命曲线有交叉现象,因此对于器件的最坏应力条件的评估,不能只在每个应力条件下仅仅考察一个漏偏置电压。 分析了EES效应对低工作电压下的碰撞电离的增强作用。研究表明,电子能量分布(EED)中的高能尾的存在,使EES效应对碰撞电离率M的影响在低温下更明显。栅压vG的增大,使EES比率增加,引起M的增大。在MOSFET中,电子的大部分能量是从高场区获得,因此,高能尾中的电子总数不仅依赖于电子的密度,而且还与器件高场区的电场强度有关。在特定VD下随着LG的减小,漏端的电场增强,EES效应增强。因此,对于低工作电压下抑止热载流子效应的超深亚微米器件的设计,特别是应用于低温环境中的器件设计,EES效应的影响是不可忽视的。 分析了晶格温度对超深亚微米LDD NMOSFET低工作电压下的碰撞电离的增强作用。晶格温度引起的碰撞电离热助效应的研究表明,电子能量分布中的热尾与晶格温度的关系,使低漏电压下的碰撞电离率对于温度的增加更加敏感,晶格温度升高效应增强。随着电源电压等比例降至1 .2V以下,碰撞电离的产生因素从电场转变为晶格温度,自热效应会促使这个问题更加严重。而栅偏压较高时,低漏压下的碰撞电离热助特性可以被EES效应所掩盖。 这些在建立适用于深亚微米、超深亚微米LDD NMOSFET的器件模?

论文目录:

1.绪论

1.1 超深亚微米MOS器件可靠性对超大规模集成电路进展的影响

1.2 国内外相关领域的研究进展

1.3 本论文的主要研究工作

2.短沟道MOSFET直流模型

2.1 引言

2.2 小尺寸MOSFET模型

2.3 本章小结

3.超深亚微米LDD MOSFET器件模型

3.1 引言

3.2 LDD NMOSFET器件本征I-V直流特性模型

3.3 LDD NMOSFET器件源漏串联电阻模型

3.4 亚阈区模型

3.5 模拟结果与分析

3.6 本章小结

4.短沟MOSFET衬底电流模型

4.1 引言

4.2 衬底电流模型

4.3 LDD MOSFET器件衬底电流模型分析

4.4 包含衬底电流的LDD MOSFET漏电流模型

4.5 本章小结

5.超深亚微米LDD MOSFET器件制备及模型参数提取

5.1 引言

5.2 LDD MOSFET管芯的设计制作与性能测试

5.3 模型参数提取方法的改进

5.4 本章小结

6.超深亚微米LDD NMOSFET器件的热载流子效应与可靠性研究

6.1 引言

6.2 超深亚微米LDD NMOSFET器件的HC退化特性研究

6.3 超深亚微米LDD NMOSFET器件的自有退化机理与寿命评估

6.4 超深亚微米LDD MOSFET最坏热载流子应力条件研究

6.5 超深亚微米NMOSFET低工作电压下的碰撞电离机理研究

6.6 本章小结

7.总结

致谢

参考文献

攻读博士学位期间参加的科研项目、完成的学术论文

发布时间: 2005-04-26

相关论文

  • [1].超深亚微米CMOS器件ESD可靠性研究[D]. 朱志炜.西安电子科技大学2007
  • [2].90nm CMOS器件强场可靠性研究[D]. 马晓华.西安电子科技大学2006
  • [3].深亚微米/纳米V-SOI MOSFET的建模与模拟[D]. 童建农.华中科技大学2004
  • [4].集成电路参数成品率的预测与优化技术研究[D]. 荆明娥.西安电子科技大学2005
  • [5].微电子器件可靠性建模与仿真的逾渗分析方法[D]. 马中发.西安电子科技大学2005
  • [6].纳米MOSFET电学参数的分析与建模[D]. 代月花.安徽大学2007
  • [7].超深亚微米CMOS器件GIDL电流及其可靠性研究[D]. 陈海峰.西安电子科技大学2008

标签:;  ;  ;  ;  ;  ;  ;  

超深亚微米LDD MOSFET器件模型及热载流子可靠性研究
下载Doc文档

猜你喜欢