论文摘要
本文论述了基于DSP的嵌入式系统中智能串口和1553总线扩展的研究与实现。在硬件设计方面,首先研究了TMS320C6713 DSP处理器的芯片架构及应用开发实例,详细地论述了DSP扩展模块的硬件电路设计。然后通过研究通用UART芯片SC16C654的FIFO功能,围绕DSP和单片机进行了智能串口的硬件设计。最后,在研究EP-H31580 1553总线芯片的基本功能和读写时序的基础上,完成了1553总线模块的硬件设计。在软件设计方面,首先进行了智能串口的数据通信协议设计,并围绕协议进行了软件设计。然后设计了DSP初始化模块的相关程序,并完成了扩展存储器的软件测试。最后进行了1553总线的联机调试。本文提出的智能串口协议及软硬件实现方法同样可以应用于要求较大缓冲容量的串口扩展系统。同时为1553总线的嵌入式系统设计提出了一种新的应用方案。
论文目录
摘要Abstract第1章 绪论1.1 研究背景1.2 国内外研究现状1.3 论文的主要工作1.4 开发工具第2章 DSP 技术及开发流程2.1 DSP 技术的发展与现状2.2 DSP 的特点及基本结构2.3 DSP 系统的软硬件开发流程第3章 系统硬件电路设计3.1 DSP 扩展模块硬件电路设计3.1.1 DSP 扩展总体结构3.1.2 TMS320C6713 概述3.1.3 DSP 复位电路设计3.1.4 DSP 设备配置3.1.5 PLL 滤波电路设计3.1.6 FLASH 存储器扩展3.1.7 SDRAM 存储器扩展3.1.8 DSP 的JTAG 电路设计3.2 智能串口模块硬件电路设计3.2.1 智能串口总体结构3.2.2 单片机及硬件电路扩展3.2.3 串口交互硬件电路设计3.2.4 SC16C654 及硬件电路设计3.2.5 串口光电隔离电路设计3.2.6 串口电平转换电路设计3.3 1553 总线协议及电路设计3.3.1 1553 总线简介3.3.2 EP-H31580 功能介绍3.3.3 EP-H31580 读写时序分析3.3.4 EP-H31580 硬件电路设计第4章 系统软件设计及测试4.1 智能串口模块协议设计及软件实现4.1.1 智能串口协议设计4.1.2 DSP 发送数据流程4.1.3 单片机发送数据流程4.1.4 单片机接收数据流程4.1.5 DSP 接收数据流程4.2 DSP 扩展模块软件测试4.2.1 PLL 倍频设计4.2.2 EMIF 初始化设置4.2.3 FLASH 存储器软件测试4.2.4 SDRAM 存储器软件测试第5章 结论与展望致谢参考文献在读期间的研究成果
相关论文文献
标签:数字信号处理器论文; 串口论文; 通用异步收发器论文; 总线论文;
基于DSP的嵌入式系统中智能串口和1553总线扩展的设计与实现
下载Doc文档