导读:本文包含了快跳频论文开题报告文献综述及选题提纲参考文献,主要关键词:锁相环,低相噪,DDS
快跳频论文文献综述
杨馨,丰春锦,宋庆华[1](2019)在《小步进快跳频源设计》一文中研究指出分析了通过一种采用DDS和PLL相结合的方案,实现超低相噪、小步进(最小为DDS频率分辨率)、快速跳频(窄带ns量极、宽带us量极)的高性能频率源的方案。主要介绍了实现这种频率源的实施方案,同时形成了高性能频率源的系列化、模块化设计库。(本文来源于《技术与市场》期刊2019年11期)
许鹏飞,刘吉,樊宁波,钱虹[2](2019)在《部分频带噪声干扰条件下快跳频系统性能研究》一文中研究指出部分频带噪声干扰是常见的一种干扰形式,对于快跳频系统来说,当干扰功率一定时,存在最佳的干扰比例。自归一合并算法是快跳频系统中一种简单有效的抗干扰处理算法。文章结合自归一合并接收算法下快跳频系统的理论误码率,对部分频带噪声干扰的影响进行了分析;同时建立快跳频系统仿真模型,在不同条件下分别针对多种分集数进行了仿真,得到不同干扰比例对系统性能的影响;并将实际系统的测试数据与仿真结果进行了对比。仿真得到的结论可以为实际工程中快跳频系统的性能评估及参数设计提供指导。(本文来源于《空间电子技术》期刊2019年04期)
倪宣浩,丛彦超,武春飞[3](2018)在《基于多路并行DDS的快跳频信号发生器设计实现》一文中研究指出针对新型干扰功率大、频带宽、样式多等特点,采用相干快跳频体制可提高无线通信系统抗干扰能力。为满足相干快跳体制中跳频信号载波相位严格连续的需求,基于多路并行的直接频率合成(DDS)技术,利用FPGA+DAC的硬件平台,设计并实现了一种快跳频信号发生器,并通过实际测试,验证了其性能特性符合设计需求。(本文来源于《电子技术应用》期刊2018年11期)
欧春湘,吴智杰[4](2018)在《TOD-伪码同步辅助快跳频同步方法》一文中研究指出在FH扩频系统中,只有收发双方的跳频频率在时间上同步才能够解调出准确的数据信息。针对直跳扩(DS/FH)体制的通信系统存在跳频同步困难的问题,提出了一种基于TOD同步法的TOD-伪码同步辅助快跳频同步方法。本方法利用伪码同步结果对跳频时间差进行补偿,进一步消除TOD时间带来的误差以实现精确跳频同步,提高跳频时间误差估计精度。通过仿真结果可知,伪码同步辅助跳频同步后进一步降低了跳频时间误差,且随着信噪比的增加残留的跳频时间误差越小。本方法不仅解决了长码带来的存储问题还实现了快速同步,且能够达到很高的同步精度,因此具有很强的抗干扰性。(本文来源于《现代防御技术》期刊2018年02期)
王硕[5](2016)在《基于FPGA的快跳频系统模块的设计与实现》一文中研究指出快跳频通信系统具有良好的抗干扰、抗衰落、保密性强等优势,而被广泛应用在军用通信、民用通信领域。因此,该系统具有广阔的发展前景。本文深入研究了快跳频通信系统的关键技术,并且采用数字基带平台完成了系统各个模块的设计与实现,具有很高的实用价值。本文首先分析了快跳频通信系统的发展概况、研究现状以及未来发展趋势。随后详细说明了该技术的理论基础和关键技术,包括频率合成器技术、跳频序列、跳频同步技术。说明了同步不确定性的来源。其次,深入研究了快速跳频通信系统的主要技术难点,分别是快速的跳频图案同步技术和高精准的跳变频率合成器,它们决定了整个系统性能的好坏。跳频图案包括捕获、跟踪两部分,本文提出了一种改进捕获算法,并与两种经典捕获技术进行性能比较;分析了两种不同的跟踪技术——包络相关同步回路、早迟门能量比较回路;研究了直接频率合成器技术的杂散性能,说明了专用DDS芯片的优越性。除此之外,为了整个系统的实现,本文详细介绍了FSK调制解调技术、分集合并技术及位同步实现技术。最后,介绍了整个系统的调试环境,设计了快速跳频系统的实现方案和系统性能参数,阐述了各个模块的处理流程和实现方式,并在ISE软件平台实现了快速出局捕获方式的捕获模块、早迟门能量比较法的跟踪模块、包络检波方式的解调模块、线性合并方式的分集合并模块、过零检测法的解调模块。采用Chipscope、示波器、频谱仪等工具验证验证了各个模块的正确性。完成了FSK快速跳频通信系统的设计与实现。(本文来源于《哈尔滨工业大学》期刊2016-06-01)
李鹏[6](2016)在《基于频率子集的相干快跳频通信系统关键技术研究》一文中研究指出快跳频(Fast Frequency Hopping,FFH)是指在每个调制码元时间内存在多个宽间隔的频率跳变的技术。作为无线通信的主流技术,快跳频通信因其在抗干扰、抗多径衰落、抗侦察截获等方面具有的优势,从一诞生就得到了大量应用。正是快跳频的上述特性,导致其难以实现信道估计。非相干的FFH系统由于不需要信道估计,实现简单,在FFH系统中得到了广泛的应用,但是由于其存在非相干合并损失,频谱效率低且拓展性有限等局限,因此就迫切需要把相干的调制解调技术应用到快跳频系统中。本论文重点研究了基于频率子集的相干快跳频(Subset Based Coherent Fast Frequency Hopping,S-CFFH)通信系统的关键技术,主要包括:S-CFFH系统的方案设计和帧格式设计,无干扰环境下的接收处理技术,干扰环境下的抗干扰合并技术和干扰抑制技术。论文主要工作体现在以下几个部分:首先,给出了S-CFFH的系统方案设计。S-CFFH实现了快跳频系统中的信道估计,在保留FFH系统抗干扰和抗截获能力的同时提高了系统的频谱效率,大大增加了系统的可拓展性。其次,研究了无干扰环境下S-CFFH系统的接收处理技术,包括信道估计、插值算法和相干合并,并仿真分析了上述不同算法在AWGN信道、单径瑞利衰落信道、典型郊区信道和典型丘陵信道下的性能。仿真结果表明,S-CFFH/QPSK系统相对于FFH/4FSK系统在误码率(Bit Error Ratio,BER)和频谱效率两方面都展现出了显着的优势。再次,研究了S-CFFH系统的抗干扰合并技术。在理论分析的基础上,仿真分析了S-CFFH系统在AWGN信道和典型郊区瑞利衰落信道中,在部分频带噪声干扰和多音干扰环境下的理想信道估计和非理想信道估计ML(Maximum Likelihood)抗干扰合并性能。仿真结果表明,无论理想信道估计还是非理想信道估计,ML合并均优于MRC(Maximum Ratio Combining)的抗干扰性能。最后,研究了S-CFFH系统中的干扰抑制技术。重点分析了基于分组检测的脉冲干扰抑制技术和基于最大似然的频域干扰抑制技术,并进行了仿真验证。仿真结果表明,这两种干扰抑制技术能够有效地抑制脉冲干扰、多音干扰(Multitone Jamming,MTJ)和部分频带噪声干扰(Partial band noise jamming,PBNJ)。在有编码情况下,干扰抑制的两种方法中,ML限幅的性能优于置零的性能,同时相比于ML的抗干扰合并技术,S-CFFH系统的干扰抑制技术在不提升复杂度的同时,大大提升了其抗干扰性能。(本文来源于《电子科技大学》期刊2016-04-01)
厉家骏,张福洪[7](2016)在《基于AD9912的快跳频综源设计》一文中研究指出以DDS芯片为核心器件,利用FPGA控制,时钟分配器提供稳定频率输入,设计了一套快跳的频综源。针对项目中的指标进行具体芯片的选型,并对系统方案进行了论证。最后运用AD9912、AD9516等芯片完成了快跳频综源的系统搭建。(本文来源于《南阳理工学院学报》期刊2016年02期)
刘攀,王伟,朱红[8](2015)在《基于双谱频率估计的快跳频捕获方法》一文中研究指出针对现有快跳频(Fast-Frequency Hopping,FFH)通信同步捕获所需跳数多的问题,提出了一种基于双谱频率估计(Bispectrual Frequency Estimation,BFE)的捕获方法。该方法通过重构解跳信号,计算重构信号的双谱(叁阶自相关函数的傅里叶变换)来估计当前跳信号所使用的频点,确定其在跳频序列中的位置,从而在数跳之内完成跳频捕获。相对于FFT进行频率估计,BFE算法利用双谱进行频率估计可以有效抑制高斯白噪声的影响。该算法通过频率搜索,迅速找到当前跳信号所使用的跳频频点在跳频序列中的位置,与传统方法相比缩短捕获时间。仿真结果表明,BFE算法在信噪比(SNR,signal-to-noise ratio)为4 d B时,九跳之内即可实现100%捕获,且虚警概率仅为3.16E-5。(本文来源于《电子设计工程》期刊2015年17期)
何奕汕[9](2015)在《相干快跳频系统关键技术研究》一文中研究指出快跳频(Fast Frequency Hopping,FFH)是一种主流抗干扰通信技术。在FFH系统中,每跳驻留时间很短,多跳宽间隔的不同频率传输一个符号,因为FFH系统具有优异的抗干扰、抗衰落能力,被广泛应用于抗干扰通信系统中。然而,由于FFH信号的上述特点,FFH系统实现信道估计非常困难,长期以来被认为是难以实现的。因此,传统FFH系统通常采用实现简单、但频谱效率较低的非相干MFSK调制解调方式。但是,传统非相干FFH/MFSK系统存在非相干合并损失,而且拓展性有限。面对现代抗干扰通信对强抗干扰能力和高数据传输速率与日俱增的突出需求,迫切需要拓展FFH技术,在保留原有抗干扰能力的基础上,希望获得更好的误码率(Bit Error Ratio,BER)性能、更高的频谱效率和更强的可拓展能力。针对上述问题,本文提出了基于频率子集的相干FFH系统方案(Subset-based Coherent FFH,S-CFFH),给出了S-CFFH系统的信号模型、结构设计和系统参数优化,理论分析了单天线S-CFFH系统和多天线空间调制S-CFFH系统在典型干扰环境中的BER性能,提出和研究了多种抗干扰合并算法,得到了相应的BER闭合表达式,并通过仿真分析验证了理论推导的正确性。本文的主要研究工作和贡献如下:1)提出了一种基于频率子集的相干FFH系统方案(S-CFFH),并给出了系统结构设计和信号模型。S-CFFH可解决CFFH系统的信道估计难题,频谱效率高,具有丰富的可拓展性,同时保留了FFH信号的强抗干扰能力。2)理论分析了无干扰环境下单天线S-CFFH系统的BER性能和系统参数优化设计,并进行了仿真验证。分析时假设高度频率选择性瑞利衰落信道,考虑了理想和非理想信道估计两种情况,首先理论分析了SCFFH/BPSK系统最大比合并接收机和等增益合并接收机的BER性能,得到了相关的闭式结果;同时分析了S-CFFH系统在高度频率选择性瑞利衰落信道中的高斯信道估计误差模型,推导了信道估计值与真实值之间的投影分解关系,可以有效降低性能分析的复杂度。然后研究了采用最大比合并的S-CFFH/BPSK和S-CFFH/QPSK在非理想信道估计下的系统参数优化问题,推导了最佳导频开销的闭式结果,并通过数值求解微分方程,得到最佳分集阶数与信噪比之间的关系曲线。最后通过仿真分析,验证了理论分析的正确性。仿真和理论结果表明,在BER=1×10-3时,与非相干FFH/BFSK和FFH/4FSK相比,S-CFFH/QPSK系统约有2~4.5 d B的性能增益,同时约有3倍的频谱效率。3)理论分析了部分带噪声干扰(Partial Band Noise Jamming,PBNJ)和多音干扰(Multitone Jamming,MTJ)下单天线S-CFFH系统抗干扰合并算法和BER性能,并进行了仿真验证。首先推导了在理想信道估计条件下,S-CFFH系统最大似然(Maximum likelihood,ML)接收机在PBNJ或MTJ环境中的BER,并得到了闭式结果。然后在非理想信道估计条件下,推导了在PBNJ环境中,S-CFFH/BPSK系统采用最优与次优ML合并、最优与次优加权等增益合并、最大比合并和等增益合并六种抗干扰合并方式的BER,并得到大量闭式结果,而且研究了S-CFFH/16QAM最优和次优ML接收机及其理论BER。接着分析了在MTJ环境中,S-CFFH系统ML合并接收机的性能。通过仿真分析,验证了理论推导的正确性,仿真和理论结果表明,在抗干扰合并方式中,干扰抑制能力依次为最优ML>次优ML>最优加权等增益合并>次优加权等增益合并;与传统非相干FFH系统相比,S-CFFH在BER和频谱效率两方面都展现出显着的性能优势。4)提出了基于空间调制(Spatial Modulation,SM)和正交空间调制(Quadrature Spatial Modulation,QSM)的两种多天线S-CFFH系统方案,给出了系统结构设计和信号模型。基于空间调制的多天线S-CFFH系统结合了S-CFFH和空间调制的优点,性能优于单天线S-CFFH系统。5)理论分析了S-CFFH/SM和S-CFFH/QSM系统在PBNJ下的系统性能,并进行了仿真验证。研究了这两种多天线S-CFFH系统在理想和非理想信道估计下,最优和次优ML接收机的BER性能,得到了成对符号差错概率和渐进紧密的BER上界的闭合表达式。仿真分析验证了理论推导的正确性,结果表明,与S-CFFH系统相比,在相同频谱效率下,S-CFFH/SM和S-CFFH/QSM系统的BER性能明显更优,其中SCFFH/QSM系统性能略优于S-CFFH/SM;与非相干FFH/MFSK系统相比,S-CFFH/SM和S-CFFH/QSM系统在获得更优异的BER性能同时,还获得远高于FFH/MFSK系统的频谱效率。(本文来源于《电子科技大学》期刊2015-09-01)
何奕汕,程郁凡,王莉,武刚,董彬虹[10](2015)在《相干快跳频系统中基于最大似然合并的多音干扰抑制算法研究》一文中研究指出频率子集相干快跳频系统(S-CFFH)是一种新颖的快跳频方案,可在FFH系统中实现有效信道估计。本文推导了S-CFFH/BPSK系统在多音干扰(MTJ)和瑞利衰落信道中最大似然(ML)合并的理论误码率,给出了理想估计信道时的误码率闭合表达式,也给出了非理想估计信道时在特殊情况下的误码率闭合表达式,并通过仿真验证了理论推导的正确性。仿真结果表明S-CFFH/BPSK系统中的ML合并与最大比合并(MRC)相比有显着的干扰抑制增益,并且有效降低了干扰方的干扰效率;与非相干FFH/BFSK系统的ML合并相比,随着信干比的增大,S-CFFH/BPSK系统的ML合并展示出显着的性能增益。(本文来源于《信号处理》期刊2015年07期)
快跳频论文开题报告
(1)论文研究背景及目的
此处内容要求:
首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。
写法范例:
部分频带噪声干扰是常见的一种干扰形式,对于快跳频系统来说,当干扰功率一定时,存在最佳的干扰比例。自归一合并算法是快跳频系统中一种简单有效的抗干扰处理算法。文章结合自归一合并接收算法下快跳频系统的理论误码率,对部分频带噪声干扰的影响进行了分析;同时建立快跳频系统仿真模型,在不同条件下分别针对多种分集数进行了仿真,得到不同干扰比例对系统性能的影响;并将实际系统的测试数据与仿真结果进行了对比。仿真得到的结论可以为实际工程中快跳频系统的性能评估及参数设计提供指导。
(2)本文研究方法
调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。
观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。
实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。
文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。
实证研究法:依据现有的科学理论和实践的需要提出设计。
定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。
定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。
跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。
功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。
模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。
快跳频论文参考文献
[1].杨馨,丰春锦,宋庆华.小步进快跳频源设计[J].技术与市场.2019
[2].许鹏飞,刘吉,樊宁波,钱虹.部分频带噪声干扰条件下快跳频系统性能研究[J].空间电子技术.2019
[3].倪宣浩,丛彦超,武春飞.基于多路并行DDS的快跳频信号发生器设计实现[J].电子技术应用.2018
[4].欧春湘,吴智杰.TOD-伪码同步辅助快跳频同步方法[J].现代防御技术.2018
[5].王硕.基于FPGA的快跳频系统模块的设计与实现[D].哈尔滨工业大学.2016
[6].李鹏.基于频率子集的相干快跳频通信系统关键技术研究[D].电子科技大学.2016
[7].厉家骏,张福洪.基于AD9912的快跳频综源设计[J].南阳理工学院学报.2016
[8].刘攀,王伟,朱红.基于双谱频率估计的快跳频捕获方法[J].电子设计工程.2015
[9].何奕汕.相干快跳频系统关键技术研究[D].电子科技大学.2015
[10].何奕汕,程郁凡,王莉,武刚,董彬虹.相干快跳频系统中基于最大似然合并的多音干扰抑制算法研究[J].信号处理.2015