论文摘要
锁相环和延时锁定环是电路系统中分别负责信号产生和时序控制的基本电路单元,并随着系统复杂度的提高,面临更加苛刻的指标要求。ΔΣ调制技术在近年来备受关注,它使得锁相环和延时锁定环可以实现很高的分辨率,并提高设计的灵活度。但它也带来量化噪声问题,若不加以充分抑制,将影响整体性能。本论文针对时钟产生、频率综合、以及高速链路时序控制三个应用,主要围绕量化噪声抑制问题,对ΔΣ锁相环以及ΔΣ延时锁定环完成了以下研究:阐述了ΔΣ锁相环和ΔΣ延时锁定环的原理,讨论了量化噪声问题以及和环路过采样率的关系,回顾了现有量化噪声抑制技术,讨论了它们的优缺点,并从系统和电路角度分析了不同应用下的设计考虑,着重讨论了调制器不同参数的选择,分析了高阶单环调制器的优点。提出了一种混合型FIR噪声滤除技术。它具有如下特点:离散时间域工作,对模拟失配不敏感,有助于提高线性度,额外硬件开销小,通过提供恒定单位直流增益解决了现有数字FIR噪声滤除技术的噪声放大问题。采用0.18μm CMOS工艺设计实现了一个环路过采样率仅为13.5的1GHzΔΣ分数锁相环时钟产生器。测试结果表明,通过采用混合型FIR噪声滤除技术对量化噪声加以整体抑制,可以将短期时钟抖动由24.4mUIrms降为17.3mUIrms,与整数分频下的16.1mUIrms具有可比性。采用0.18μm RF CMOS工艺设计实现了一个用于WCDMA/HSDPA的2GHz频率综合器,并用移相技术减小分频器功耗。测试结果表明混合型FIR噪声滤除技术可根据模版要求,对关键频偏处的量化噪声做全定制整形,并使得高阶单环调制器可以用于低阶ΔΣ分数锁相环,改善整数边界杂散性能。提出了类分数分频ΔΣ延时锁定环结构并采用0.18μm CMOS工艺设计实现了一个0.4~1.6GHz原型ΔΣ延时锁定环。该结构通过使用分频器,使得调制器、相位选择器以及电荷泵工作于低频,由此降低调制器功耗,避免相位选择时的毛刺问题,减小电荷泵设计难度;分频后自动产生所需的多相信号,而不需要为环路提供多相信号输入;可以基于低频调制实现小于1ps的时域分辨率。
论文目录
摘要Abstract第1章 引言1.1 论文的研究背景1.2 论文的主要贡献1.3 论文各部分的主要内容第2章 基于ΔΣ分数锁相环的时钟产生和频率综合2.1 整数锁相环2.2 ΔΣ调制器基本原理2.2.1 量化器与量化噪声2.2.2 ΔΣ调制与噪声整形2.3 ΔΣ分数锁相环2.3.1 基本概念和应用介绍2.3.2 噪声模型与量化噪声问题2.3.3 现有的量化噪声抑制技术2.4 本章小结第3章 ΔΣ时钟产生和频率综合电路的设计考虑3.1 频谱纯度问题3.1.1 概述3.1.2 带外相位噪声3.1.3 带内相位噪声3.1.4 杂散3.2 电路单元设计考虑3.2.1 振荡器3.2.2 电荷泵3.2.3 分频器3.2.4 鉴频鉴相器3.3 本章小结第4章 混合型FIR 噪声滤除技术4.1 电路结构与原理4.2 失配的影响4.3 并行支路间的准同步4.4 电荷泵非线性的改善4.5 额外的开销4.6 本章小结第5章 ΔΣ调制器的参数选择5.1 输入位宽5.2 阶数5.3 单环与MASH 调制器的对比5.3.1 单环调制器结构5.3.2 噪声传递函数与输出电平数5.3.3 空闲音5.3.4 非线性下的性能比较5.3.5 采用混合型FIR 噪声滤除技术后的性能比较5.4 本章小结第6章 1GHz 时钟产生器的设计实现6.1 系统设计6.2 电路单元设计6.2.1 环形振荡器6.2.2 多模分频器6.2.3 差分电荷泵6.2.4 串并转换接口6.2.5 片上环路滤波器6.3 测试结果6.4 本章小结第7章 WCDMA/HSDPA 频率综合器的设计实现7.1 指标分析7.2 系统设计7.3 电路单元设计7.3.1 LC 振荡器7.3.2 基于移相的分频器7.3.3 单端电荷泵7.3.4 片外环路滤波器7.3.5 ΔΣ调制器7.4 测试结果7.5 本章小结第8章 类分数分频ΔΣ延时锁定环概念及设计实现8.1 类分数分频概念的提出8.1.1 现有的延时锁定环结构8.1.2 类分数分频ΔΣ延时锁定环8.2 系统设计8.3 电路单元设计8.3.1 自参考多相时钟产生器8.3.2 分频器8.3.3 压控延时线8.3.4 线性度检测电路8.3.5 其他电路单元8.4 测试结果8.5 本章小结第9章 结论9.1 论文工作总结9.2 进一步研究展望参考文献致谢个人简历、在学期间发表的学术论文与研究成果
相关论文文献
标签:锁相环论文; 延时锁定环论文; 调制论文; 量化噪声论文; 滤波论文;