PCMCIA设备IP核的设计
论文摘要
随着集成电路设计及制造的发展,对芯片设计及制造的要求越来越高,主要体现在对降低功耗,减小面积以及设计重用性等要求上。总线桥用于实现不同总线体系的跨越,解决不同总线协议的转换、不同频率总线的同步等一系列问题。本文介绍了一种可用于便携式设备芯片的接口总线桥IP,该总线桥实现了Cardbus总线和AHB(Advanced High-performance Bus)总线之间的互通。首先,本文对两种总线标准:Cardbus总线和AHB总线体系分别作了简要介绍。由于搭建总线桥最重要的步骤就是分析两种总线的异同,因此,本文还对两种总线标准做了详细比较。另外,文章介绍了IP核设计技术和IP核分类。并简要介绍了可复用IP的设计步骤。在设计部分,本文首先对总体设计方案作了描述,分析了总线桥体系结构的特点,并给出了IP管脚说明以及接口信号时序,以及总线桥交易策略的实现作了一定介绍。然后,分模块对电路设计做了详细介绍。本文对AHB Master、AHB Slave、配置空间三个模块作了详细介绍,对其他模块作了简要介绍。另外,本文还给出了该IP的综合报告。论文最后介绍了EDA验证平台的搭建及测试用例的设定,并给出了验证结果。
论文目录
摘要ABSTRACT第一章 绪论1.1 CARDBUS-AHB 总线桥体系1.2 本论文的课题背景及本人工作1.3 本论文的内容安排第二章 总线标准介绍2.1 CARDBUS 总线2.1.1 Cardbus 总线简介2.1.2 Cardbus 协议介绍2.2 AHB 总线2.2.1 AHB 总线简介2.2.2 AHB 协议介绍2.3 CARDBUS 总线与AHB 总线的异同2.4 本章小结第三章 IP CORE 设计技术介绍3.1 IP 核的定义及分类3.2 可复用IP 核的设计3.3 本章小结DEVICE IP 规格及总体方案设计'>第四章 PCMCIADEVICE IP 规格及总体方案设计DEVICE IP 规格'>4.1 PCMCIADEVICE IP 规格4.2 总线桥体系结构及特点4.3 外部管脚4.4 总线桥交易策略的实现4.4.1 读操作4.4.2 写操作4.5 本章小结DEVICE IP 的RTL 设计'>第五章 PCMCIADEVICE IP 的RTL 设计5.1 双时钟域模块CONF 模块设计'>5.1.1 PCMCIACONF 模块设计WRFIFO 模块设计'>5.1.2 PCMCIAWRFIFO 模块设计DESYN 模块设计'>5.1.3 PCMCIADESYN 模块设计5.2 CARDBUS 端模块CBTAR 模块'>5.2.1 PCMCIACBTAR 模块5.3 AHB 端模块AHBM 模块设计'>5.3.1 PCMCIAAHBM 模块设计AHBS 模块设计'>5.3.2 PCMCIAAHBS 模块设计5.4 本章小结DEVICE IP 系统级EDA 验证'>第六章 PCMCIADEVICE IP 系统级EDA 验证6.1 验证环境6.2 测试用例6.3 验证结果6.4 本章小结第七章 综合结果及分析7.1 综合要求及频率要求7.2 综合结果举例7.3 本章小结第八章 结论与展望8.1 本论文研究总结8.2 前景展望致谢参考文献个人简历
相关论文文献
本文来源: https://www.lw50.cn/article/0d851753720466acb0d4ab38.html