ΔΣ小数频率合成器中的小数分频器设计
论文摘要
鉴于当前无线通讯系统的迅速发展,用于提供高精度本振信号的高速度、宽范围、低噪声和低功耗单片集成频率合成器越来越凸显出其重要性。在种类繁多的频率合成器中,采用ΔΣ调制技术的小数频率合成器以其低噪声和低信道间隔特性成为合成器应用与设计的主流。本文设计实现了1.81G1.93G HzΔΣ小数频率合成器中小数分频器模块。小数分频器模块是小数频率合成器区别于整数合成器的关键模块,包括ΔΣ调制器和多模分频器。本设计中采用三阶Single-LoopΔΣ调制器,四位量化输出,对低频处量化噪声抑制达到了-158dBc/Hz,并保证900kHz频偏处系统整体噪声小于-120dBc/Hz。本文设计的多模分频器采用SCL(Source Couple Logic)预分频器、相位切换(或脉冲吞咽)结构双模(7/8)分频器和编程计数器实现,能够承受2GHz的输入频率,实现6484的变动分频比,并可根据需要继续扩展。本文中还提出了一种改进的ΔΣ调制器时钟设计,成功避免了传统ΔΣ时钟设置中存在的平均分频比错误和ΔΣ电路对鉴频鉴相器相位比较产生影响的两个潜在问题。本文设计的小数分频器(包括数字部分和模拟部分)都完成了电路与版图的设计和仿真,并通过Chartered 0.35um RF CMOS工艺进行了实现,完全达到了整体ΔΣ小数频率合成器的要求。
论文目录
摘要ABSTRACT第一章 绪论1.1 频率合成器在当前通信领域的重要应用1.2 频率合成器的类型和各自特点1.2.1 直接模拟频率合成器1.2.2 直接数字频率合成器1.2.3 锁相环频率合成器1.3 ΔΣ小数频率合成器的研究现状第二章 ΔΣ小数频率合成器基本理论2.1 ΔΣ小数频率合成器系统参数及性能标准2.1.1 相位噪声2.1.2 杂散(spur)2.1.3 调谐范围(Tuning Range)2.1.4 频率精度(Frequency Accuracy)2.1.5 频率分辨率(Frequency Resolution)2.1.6 锁定时间(Locking Time)2.2 ΔΣ小数频率合成器基本组成及原理2.2.1 鉴频鉴相器(PFD)2.2.2 电荷泵(CP)2.2.3 滤波器(Loop Filter)2.2.4 压控振荡器(VCO)2.2.5 分频器(Divider)和ΔΣ调制器(DSM)2.2.6 ΔΣ小数频率合成器系统模型2.2.7 ΔΣ小数频率合成器噪声第三章 小数分频器设计3.1 高速预分频器和多模分频器3.1.1 预分频器设计3.1.2 多模(可编程)分频器3.2 ΔΣ调制器设计3.2.1 Single-Loop ΔΣ调制器的设计3.2.2 Single-Loop 结构ΔΣ调制器的电路实现3.3 小数分频器中ΔΣ调制器的时钟设置优化3.3.1 ΔΣ调制器传统时钟设置存在的问题3.3.2 改进ΔΣ时钟设置的小数分频器设计第四章 ΔΣ小数频率合成器系统仿真与流片第五章 多带VCO 自校准选带模块设计5.1 多带VCO 自校准选带原理5.2 迟滞比较器设计5.3 多带VCO 自校准选带模块仿真第六章 总结参考文献发表论文和参加科研情况说明致谢
相关论文文献
本文来源: https://www.lw50.cn/article/422e555f9a27d11be5005fe5.html