H.264解码关键算法的VLSI实现研究
论文摘要
H.264是目前最先进的视频编码标准,与以往的标准相比,H.264在同样的重建图像质量下,其码率能降低50%左右。本文通过深入分析H.264标准的特点,根据熵编码原理,提出了一种基于快速“首位1检测”的指数哥伦布码解码器硬件结构,还提出了一种解码CAVLC的变长分组VLD结构;在片层解码部分,提出了并行的图像标记处理硬件结构及图像序列输出计算和排序的解码机制;在宏块解码部分,提出了一种可重构的帧内预测解码器结构;在去方块滤波部分,提出了一种改进滤波顺序,并采用三级流水线进行滤波处理的滤波器硬件结构。经过验证,本文设计的解码器能够满足H.264标准Baseline档次30帧/秒,分辨率为352×288标准视频序列的实时解码要求。
论文目录
内容提要第一章 绪论1.1 课题背景1.2 视频编码技术的发展历史与现状1.3 视频标准H.264 介绍1.3.1 H.264 的特点1.3.2 H.264 编解码原理1.4 视频编解码集成电路设计方法1.5 本文的主要研究内容及章节安排第二章 熵编码的VLSI 设计2.1 Exp-Golomb 码解码器设计2.1.1 Exp-Golomb 熵编码原理2.1.2 Exp-Golomb 解码器硬件设计2.1.3 综合结果2.2 CAVLC 解码器设计2.2.1 CAVLC 编码原理2.2.2 CAVLC 解码器硬件设计2.2.3 综合结果第三章 片层解码的VLSI 设计3.1 参考图像列表生成3.1.1 参考图像列表的初始化3.1.2 参考图像列表的重排序3.1.3 参考图像列表生成的硬件设计3.1.4 综合结果3.2 解码图像缓冲区的设计3.2.1 图像标记算法3.2.2 图像的缓存3.2.3 DPB 的设计3.2.4 图像缓冲管理的硬件设计3.2.5 综合结果第四章 帧内预测及帧间预测的VLSI 设计4.1 帧内预测算法的设计4.1.1 帧内预测算法4.1.2 帧内预测的硬件设计4.1.3 综合结果4.2 帧间预测算法的设计4.2.1 帧间预测算法4.2.2 帧间预测的硬件设计4.2.3 综合结果第五章 变换系数解码及去方块滤波的VLSI 设计5.1 变换系数解码的设计5.1.1 变换系数解码算法5.1.2 变换系数解码的硬件设计5.1.3 综合结果5.2 反量化算法设计5.2.1 量化算法基本原理5.2.2 反量化算法的硬件设计5.2.3 综合结果5.3 去方块滤波算法的设计5.3.1 去方块滤波算法基本原理5.3.2 去方块滤波算法的硬件设计5.3.3 综合结果第六章 FPGA 视频验证平台的设计6.1 硬件组成及电路设计第七章 结论参考文献攻博期间发表的学术论文摘要ABSTRACT致谢
相关论文文献
本文来源: https://www.lw50.cn/article/57405948e77894c6a3506bb8.html