时间统一系统终端设备的研究
论文摘要
“时统”设备是现代航天试验靶场和常规武器试验靶场的关键设备之一,其作用是向导弹、卫星、飞船等参试设备提供标准时间信号和标准频率信号。随着现代导航、电子、通信、电力等科学技术的进步,越来越多的工程和科学领域需要时间统一系统。本文提出基于IRIG-B时间码解调技术及PCI总线技术的“时间统一系统终端设备”的研究方案。通过对IRIG-B时间码数字解调技术的原理和实现方法的全面深入的讨论,实现IRIG-B格式时间码的解调系统的软硬件设计;同时,将详细阐述基于桥接芯片PCI9052的PCI总线的设计,及利用WinDriver软件快速开发PCI总线驱动程序的方法,完成对“时间统一系统终端设备”的研究任务。
论文目录
摘要ABSTRACT第一章 绪论1.1 时间统一系统1.2 授时方法及时统设备1.3 主要研究内容第二章 IRIG-B 时间码2.1 IRIG 组织及IRIG 时间码简介2.2 IRIG-B 时间码2.3 IRIG-B 码终端类型第三章 IRIG-B 码解调原理3.1 数字解调原理3.2 IRIG-B(AC)码解调原理3.3 IRIG-B(DC)码解调原理第四章 时统终端系统解码设计4.1 系统总体方案4.2 IRIG-B(AC)码的输入接口单元电路的设计4.3 过零检测单元电路的设计4.4 双口RAM 通讯接口单元的设计4.5 单片机解码系统设计第五章 PCI 总线系统5.1 PCI 总线原理5.2 PCI 总线系统设计5.3 设备驱动程序结论致谢参考文献附录 整体电路原理图
相关论文文献
本文来源: https://www.lw50.cn/article/f63a7d5b02f956ef2d561ddf.html