• 基于DMR数字对讲机的本振源设计

    基于DMR数字对讲机的本振源设计

    论文摘要集群移动通信也开始进入了数字时代,数字集群通信以其业务种类多、频谱利用率高、保密性好等特点得到了广泛的青睐,与此同时基于DMR(DigitalRadioMobile)集...
  • 射频收发机中分数分频频率综合器研究设计

    射频收发机中分数分频频率综合器研究设计

    论文摘要在射频收发机前端中,频率综合器是非常重要的组成部分。频率综合器的性能决定收发机的关键指标。锁相环频率综合器系统利用反馈控制及数字辅助使压控振荡器快速产生高纯度和高分辨率...
  • 电荷泵锁相环CMOS电路的设计

    电荷泵锁相环CMOS电路的设计

    论文摘要锁相环是一种反馈电路,它既可为同步数字系统提供高速准确的时钟,也可用于通信系统的调制解调,是现代电子技术中重要的电路模块。当代许多电子产品如计算机CPU、3G手机、蓝牙...
  • GPS系统中锁相环的研究与关键模块的设计

    GPS系统中锁相环的研究与关键模块的设计

    论文摘要全球卫星定位系统(GlobalPositioningSystem,GPS)接收机在民用和军用领域都有着广泛的应用,而锁相环(Phase-LockedLoop,PLL)是...
  • 电荷泵式鉴频鉴相器电路设计

    电荷泵式鉴频鉴相器电路设计

    论文摘要锁相环电路作为集成电路中非常重要的一块,并且随着集成电路的发展,在电子工业、网络通信、系统时钟方面有广泛用处。电荷泵锁相环(CPPLL)成为当前锁相环产品的主流,因为电...
  • 极低电压应用的低功耗低相噪压控振荡器的研究与实现

    极低电压应用的低功耗低相噪压控振荡器的研究与实现

    论文摘要随着近几年无线通讯系统的蓬勃发展,推动了低成本、低功耗CMOS无线收发机的研究与开发,而压控振荡器(VCO,VoltageControlledOscillator)是无...
  • CMOS电荷泵锁相环的设计与研究

    CMOS电荷泵锁相环的设计与研究

    论文摘要随着专用集成电路的飞速发展,对于低成本、高性能的锁相环的需求越来越大,因此锁相环电路的研究具有重要意义。各类锁相环的设计一直是IC设计领域中的热点和难点。电荷泵锁相环因...
  • ΔΣ小数频率合成器关键模块的设计

    ΔΣ小数频率合成器关键模块的设计

    论文摘要本文重点研究了ΔΣ小数频率合成器中关键模块(鉴频鉴相器和电荷泵)的设计。PFD中将延时与复位单元分开,既消除了死区,又减小了反向增益发生的范围。电荷泵采用差分结构及虚拟...
  • 锁相环频率综合器关键技术研究

    锁相环频率综合器关键技术研究

    论文摘要随着微波通信技术的迅速发展,人们对通信设备的要求也越来越高。体积小、重量轻、可靠性高、稳定性好等优点使得单片微波集成电路(MonolithicMicrowaveInte...
  • 一种采用0.18um CMOS工艺设计的1GHz PLL

    一种采用0.18um CMOS工艺设计的1GHz PLL

    论文摘要近年来由于无线通信技术的飞速发展相关领域的集成电路的设计研究也受到越来越多的关注,从而对时钟系统有了更高的要求。固定频率源可以在通讯系统和雷达系统中作为本机振荡器,也可...
  • 时钟产生系统中的锁相环电路设计

    时钟产生系统中的锁相环电路设计

    论文摘要随着集成电路工艺向着深亚微米方向的不断发展,微处理器芯片的速度越来越高,片外时钟已无法满足几百兆赫兹的要求,因此必须设计片内高频时钟发生器。锁相环时钟发生器以其低造价、...
  • 高速低噪声电荷泵锁相环设计

    高速低噪声电荷泵锁相环设计

    论文摘要锁相环在通信和微处理器等领域的应用十分广泛,尤其是最近十年,随着通信领域和处理器的迅猛发展,工作频率已经高达几GHz(甚至几十GHz)。从时域来看,时钟周期越来越短,对...
  • CMOS电荷泵锁相环中的数字电路设计

    CMOS电荷泵锁相环中的数字电路设计

    论文摘要本课题设计的电荷泵锁相环为数模混合电路,作为频率合成器产生片内时钟。它由鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器组成。本文设计了满足锁相环环路整体性能的鉴频鉴...
  • 高速串行通信中的时钟恢复技术

    高速串行通信中的时钟恢复技术

    论文题目:高速串行通信中的时钟恢复技术论文类型:博士论文论文专业:微电子学与固体电子学作者:郭淦导师:洪志良关键词:时钟恢复,同步,串行通信,接发器,锁相环,鉴相器,鉴频鉴相器...